晶体管小信号模型这么小 是怎么继承上去的

【晶体管最新中文版】晶体管绿色中文版-最笨下载
您当前的位置: >
发现恶意病毒、短信诈骗、暗扣话费等。
扫描二维码下载
晶体管最新中文版相关软件
& & & & 晶体管最新中文版是由曾制作《堡垒》的著名游戏开发商Super Giant Games研制开发的。晶体管最新中文版一部在科幻背景下的RPG游戏,玩家扮演的女性角色&红&,突然遭到神秘组织的袭击,差点儿被他们武器&晶体管&所杀,但却阴差阳错的活了下来,并且获得了这把武器,与想要来抢夺这把武器的敌人展开了战斗,&晶体管&秘密以及组织的阴谋,随着战斗的深入而逐渐浮出水面。
晶体管最新中文版游戏简介:
& & & & 晶体管最新中文版的故事发生在&云堤&,一个极具现代艺术气息的未来城市。一个名叫&瑞德(Red)&的红发女歌手,在自己朋友的尸体边发现了一把奇异的&电剑(electric sword)&。她拿起了这把神秘的剑,并吃惊的发现,它竟然会说话,而且它的声音和她那最近死去的朋友完全一样。更让人惊讶的是,她随后便遭到了一队机器人刺客的追杀,这群名为&进程(The Process)&的机器人的目标似乎是晶体管&&但谁知道呢,也许它们的真正目标就是瑞德本人。
& & & &&晶体管最新中文版除了继承《堡垒》绝赞的画风,游戏原声也是难得的动听。游戏战斗系统除了即时,还有不少策略成分。玩家可以将时间暂停,通过行动值部署移动和攻击。另外,各种战斗技能进一步增加了战斗的多样性。本作用一种完美的方式结合了动作游戏所必须的快速反应和战略游戏的仔细计划环节。本作通过在路点可以重新洗点和在玩家使用技能组合的时候给予玩家一点点故事背景的方法来鼓励玩家去尝试和提高战斗技能。同时,你还可以通过魔法门来传送回到你的海滩小屋来在外界疯狂的世界中寻找一丝宁静。玩家可以借此喘口气,尝试一些挑战,听一听优美的音乐。
晶体管最新中文版运行说明:
1、晶体管最新中文版下载完毕后,解压压缩包。
2、无需进行安装,运行exe程序可直接进入游戏。
3、晶体管最新中文版已整合9号升级档,并集成3DM破解与轩辕汉化v3.0。
4、游戏文件部分杀软报毒查杀,添加信任列表后恢复即可。
晶体管最新中文版最低配置:
系统: Windows 7 32位
CPU: Dual Core CPU - 2.6ghz&
内存: 4 GB RAM&
显卡:Intel HD 3000 GPU,AMD HD 5450,Nvidia 9400 GT&
硬盘: 3 GB 可用空间
晶体管最新中文版软件截图
晶体管最新中文版相关文章
单机游戏 | 223 MB
单机游戏 | 7.40 MB
单机游戏 | 5.45 GB
单机游戏 | 14.8 GB
单机游戏 | 50 MB
单机游戏 | 878 MB
单机游戏 | 4.17GB
单机游戏 | 600 MB
单机游戏 | 4.5 GB
单机游戏 | 4 KB
单机游戏 | 1.13 MB
单机游戏 | 65.68 MB
单机游戏 | 11.53 GB
单机游戏 | 955.68 MB
单机游戏 | 6.62 GB09-0309-0309-0309-0309-0309-0309-0309-0309-0309-03最新范文01-0101-0101-0101-0101-0101-0101-0101-0101-0101-0101-0101-0101-0101-0101-01世界最小晶体管问世:仅由7个原子构成_科学探索_科技时代_新浪网
世界最小晶体管问世:仅由7个原子构成
这是量子点设备模板,中间的小孔就是由7个磷原子构成的。
  新浪科技讯 北京时间5月26日消息 据物理学家组织网报道,美国与澳大利亚科学家成功制造出世界上最小的晶体管――由7个原子在单晶硅表面构成的一个“量子点”,标志着我们向计算能力的新时代迈出了重要一步。
  量子点(quantum dot)是纳米大小的发光晶体,有时也被称为“人造原子”。虽然这个量子点非常小,长度只有十亿分之四米,但却是一台功能健全的电子设备,也是世界上第一台用原子故意造出来的电子设备。它不仅能用于调节和控制像商业晶体管这样的设备的电流,而且标志着我们向原子刻度小型化和超高速、超强大电脑新时代迈出的重要一步。
  澳大利亚新南威尔士大学量子电脑技术中心(CQCT)和美国威斯康星大学麦迪逊分校研究人员组成的一个联合小组在最新一期的《自然―纳米技术》(Nature Nanotechnology)杂志上详细描述了这一发现。参与这项研究的量子电脑技术中心主任米歇尔-西蒙斯(Michelle Simmons)教授说:“这项成就的重要性在于,我们不是令原子活动或是在显微镜下观测原子,而是操纵单个原子,以原子精度将其置于表面,以制造能工作的电子设备。”
  “澳大利亚研究小组已可以完全利用晶体硅制造电子设备,我们在晶体硅上面用磷原子替换了7个硅原子,并达到了惊人的精确度。这是重大的科技成就,是表明制造‘终极电脑’(用硅原子制造的量子电脑)可行性的关键一步。”将原子置于某个物体表面的技术――扫描隧穿显微镜――已问世二十年之久。在此之前,没人能利用该技术去制造原子精度的电子设备,然后令其处理来自微观世界的电子输入。
  西蒙斯教授说:“电子设备究竟能有多小?我们正在验证它的极限。澳大利亚的第一台电脑在1949年上市,它占据了整个房间,你只能用手拿着零部件。今天,你可以将电脑放在手掌上,许多零部件的直径甚至只是一根头发直径的千分之一。”
  “现在我们已经展示了世界上第一台用硅材料在原子刻度下系统性制造的电子设备。这不仅对电脑用户具有特别的意义,对所有澳大利亚人来说都极为重要。过去50年来,电子设备小型化一直是驱动全球经济生产率快速增长的关键因素。我们的研究表明,这个进程仍可以继续。”
  美澳联合研究小组的主要目标是用硅原子制造量子电脑,澳大利亚人在该领域拥有独一无二的人力资源,同时处于世界领先地位。这台新电子装置表明,实现设备在原子刻度下制造和测量的技术已经开始来临。
  目前,商业晶体管闸极(transistor gate,该装置可令晶体管充当电流的放大器或开关)的长度约为40纳米(1纳米相当于十亿分之一米),量子电脑技术中心的研究团队正在开发长度仅为0.4纳米的设备。
  西蒙斯教授指出,20年前,唐-艾格勒(Don Eigler)和埃哈德-施魏策尔(Erhard Schweizer)在IBM公司的阿尔马登研究中心,用氙原子造出了IBM公司的标识,这也是当时世界上最小的标识。二人利用一台扫描隧穿显微镜,将35个氙原子置于镍表面,拼出了“IBM”三个字母。
  艾格勒和施魏策尔的研究论文发表于《自然》杂志上,他们写道:“设备小型化的基本原理是显而易见的”。二人还在论文中多次提出警告,并在最后总结说:“原子刻度的逻辑电路和其他设备的前景距离我们有些遥远。”西蒙斯教授说:“当时看似遥远的事情如今变成了现实。我们利用这种显微镜不仅可以观测或熟练操作原子,还能用7个原子制造原子精度的设备,令其在真实的环境中工作。” (孝文)
& 相关阅读:
同时发往微博&
电话:010-晶体管,最全面的晶体管文章 - 电子工程世界网
在电子工程世界为您找到如下关于“晶体管”的新闻
晶体管资料下载
英特尔 3D晶体管 晶体管是现代电子学的基石,而Intel 此举堪称晶体管历史上最伟大的里程碑式发明,甚至可以说是“重新发明了晶体管”。半个多世纪以来,晶体管一直都在使用2-D 平面结构,现在终于迈入了3-D 三维立体时代。
3-D Tri-Gate 使用一个薄得不可思议的三维硅鳍片取代了传统二维晶体管上的平面栅极,形象地说就是从硅基底上站了起来。硅鳍片的三个面都安排了一个栅极,其中两侧各一个...
晶体管电路设计《晶体管电路设计》PDF电子书:第1章 晶体管、FET和IC
1.1 晶体管和FET的灵活使用
1.1.1 使用IC的优缺点
1.1.2 使用晶体管和FET的优缺点
1.1.3 灵活使用IC以及晶体管、FET
1.1.4 灵活使用技术
1.2 进入自我设计IC的时代
1.2.1 自己设计IC
1.2.2 模拟电路今后也将采用(CMOS)FET器件...
高频晶体管的特性与使用技巧目前已经商品化的高频晶体管,大致上可分成:Si—BJT(BJT:Bipolar Junction Transistor,双极性接点晶体管)Si—MOSFETSi—JFETGaAs—MESFETGaAs—HEMTGaAs—HBT等六大类。由于高频晶体管取得非常容易,因此使用者经常忽略它的详细规格,其结果却经常造成电路无法发挥预期的特性,有鉴于此本文要深入探讨各种高频晶体管...
功率的信号输出,理想情况下,输入信号波形应该没有任何改变地被复制 放大。市场上共存着多种类型功率放大器,并按照晶体管的导通时间分类。 A 类放大器(Class A Amplifier) A 类放大器晶体管总是处于导通状态,也就是说没有信号输入时,晶体管也有输出功率,因 此晶体管会变得很热,大部分功率都浪费在了产生热量上。尽管其效率很低(约 20%),但精 度非常高。图 1.1:A 类放大器 B 类...
  本文通过高清图详解Intel最新22nm 3D晶体管。业界一直传说3D三栅级晶体管技术将会用于下下代14nm的半导体制造,没想到英特尔竟提前将之用于22nm工艺,并且于上周四向全世界表示将在年底进行规模量产,批量投产研发代号Ivy Bridge的22纳米英特尔CPU,并在美国展示了这款处理器。计划中将有五个工厂同时转入22nm 3D晶体管制程。如下图。   用了50多年的2D平面硅晶体管将被...
世界最新晶体管代换手册一、半导体器件型号命名法二、手册中使用的缩略语三、晶体管参数符号及其说明四、晶体管代换的原则和方法五、晶体管型号、用途、参数及其相互代换表六、世界各国晶体管外形尺寸和引脚排列图七、日本晶体管外形、尺寸和引脚排列图...
D类音频放大器设计:概念、原理和方法(上)D类放大器首次提出于1958年,近些年已逐渐流行起来。那么,什么是D类放大器?它们与其它类型的放大器相比如何? 为什么D类放大器对于音频应用很有意义?设计一个“优质”D类音频放大器需要考虑哪些因素? 美国模拟器件公司(简称ADI公司)D类放大器产品的特点是什么? 本文中试图回答上述所有问题。D类放大器的优点在传统晶体管...
] 电池电量与电压对照曲线2.充电通路晶体管的控制和功率限制 外部通路晶体管的控制驱动器包含在了PMIC中;这个驱动的输出可以内部晶体管应用,也可以通过CHG-CTL-N脚供外部应用。如果需要的话,一般操作时PMIC使用通路晶体管的闭环控制来校准VDD电压,快速充电(恒流充电)时的检测电流(IDET),或者充电最后状态的电池电压。通路晶体管的阻抗也被增加以用来过流...
常用晶体管资料(五) 晶体管资料大全(五)(包括2SK2XXX等)
常用晶体管资料(五)
晶体管型号 反压Vbe0 电流Icm 功率Pcm 放大系数 特征频率 管子类型
2SC.1A 1.25W * * NPN
2SC.1A 1.25W * * NPN
DTC124ES 50V 0.1A 0.25W * * PNP
2SD1078...
2G4Hz低噪声放大器的研究2G4Hz低噪声放大器的研究摘要:低噪声放大器是对来自天线的微伏级信号进行放大的射频接收端的放大模块。该低噪声放大器主要由输入匹配网络、微波晶体管放大器和输出匹配网络组成。匹配网络采用微带线形式建立,微波晶体管采用NPN硅晶体管BFP420。利用MicrowaveOffice进行电路仿真和优化。该放大器满足小信号放大器的指标要求...
晶体管相关帖子
970采用10nm先进工艺,在近乎一个平方厘米的面积内,集成了55亿个晶体管,内置八核CPU,率先商业运用Mali-G72MP12全新一代GPU以及全新升级自研ISP等。余承东透露,首款搭载全新麒麟970芯片的华为新一代Mate系列产品将于10月16日在德国慕尼黑发布。
华为人工智能有何战武汉中证通投资公司看新一代Mate手机怎么样...
、设计、工艺、应用等方面对IC温度传感器进行了探讨。
1、IC温度传感器技术采用
CMOS工艺设计并制作IC温度传感器有多种方法,通常归纳为4类:①BJT基温度传感器;②MOSFET基温度传感器;③环振荡器基温度传感器;④传播线基温度传感器。在这些方法中,热二极管、热晶体管(基极连接在一起可构成二极管)可以作为敏感元件。在CMOS工艺中,可采用寄生双极晶体管作为温度敏感元件,将BiCMOS...
,GND 被隔离,设计人员可根据设计需要随意连接负载。在使用非隔离拓扑生成该负电压时,升降压转换器(图 1)最便捷。图1:升降压转换器的简单原理图
非隔离拓扑的挑战在于如何在负输出电压和控制信号之间建立关联。可使用放大器或晶体管创建电平转换器,不过还有更低成本、更便捷的方法。您可使用任何通用降压转换器 IC,将该 IC 按一定配置连接起来,就可解决该挑战。
这种配置的思路是把输出电感器...
PCB,就是这个型号。该收音机是基于3AG1和3AX31的典型锗晶体管7管超外差式结构,我照着电路图凑齐元件,磁棒天线是自己绕的,大约用了一周时间制作调试,其中最困难的部分是弄明白调谐指针机构。我做的这台红灯收音机一直用到我上大学时,然后送给了亲戚。做这台收音机还剩了点料,包括磁棒天线(因没有原厂天线资料,于是绕了两只不同参数的)、拉线和旋钮,今年春天处理家当时,楼主suoma来淘宝时应该见过...
用于无线基础设施的半导体技术正在经历一场重大的变革,特别是功率放大器(PA)市场。横向扩散金属氧化物半导体(LDMOS)晶体管在功率放大器领域几十年来的主导地位正在被氮化镓(GaN)撼动,这将对无线基站的系统性能和运营成本产生深远的影响。
氮化镓显而易见的技术优势(包括能源效率提高、带宽更宽、功率密度更大、体积更小)使之成为LDMOS的天然继承者服务于下一代基站,尤其是1.8GHz以上的蜂窝...
和ZL'不是如何得到的,而是这种设计的条件。简单举个例子,要将一个晶体管的输出匹配到50欧姆,那么那个晶体管的输出阻抗就是ZS,50欧就是ZL'(这个例子中由于50欧没有虚部,所以ZL与ZL'相同)。 【2】从1点到3点的电抗变化,和从3点到4点的电纳变化的值,是在smith chart软件上在两点之间滑动鼠标读出来的吗?
是否用鼠标滑动读出来我不知道,因为我没有你用的软件。但是这个smith...
推荐理由:第一章第二节,8种晶体管的画法教育了我、打动了。
工作了才知道基础知识的重要,推荐一本好书 确实是,在学校那会学的云里雾里。基本等于没学。工作了,最先接触的就是放大器的测试,搭电路,画板子,写测试机程序优化调试优化调试等等,头疼也得看下去。看懂了之后才发现,啊,原来挺简单的,当然也很重要,看不懂测试电路,当然测试程序也写不出来的。。。 学习是一个不断循环进步的过程...
提高放大器的工作效率,它通常工作在乙类、丙类,即晶体管工作延伸到非线性区域。但这些工作状态下的放大器的输出电流与输出电压间存在很严重的非线性失真。低频功率放大器因其信号的频率覆盖系数大,不能采用谐振回路作负载,因此一般工作在甲类状态;采用推挽电路时可以工作在乙类。高频功率放大器因其信号的频率覆盖系数小,可以采用谐振回路作负载,故通常工作在丙类,通过谐振回路的选频功能,可以滤除放大器集电极电流中的谐波...
上,如晶体管的腿。
TRCP3000电流探头
TRCP3000有一个较大的线圈,能够处理大的过载电流,而不会损坏。这种探头使用简便,可以
插入很难接触的位置,能够包在较大的测试点上,如汇流排。
因市场行情变动,不能在线上提供准确的价格,以上产品详细报价请来电咨询,给您带来的不
经营产品:示波器、频谱分析仪、网络分析仪、信号源/信号发生器、色彩分析仪、色度亮度计
、辉度计...
技术的实习培训和应用说明的需求。我们的第一款产品是TMS32010,性能达到了5MIPS,并拥有55000个晶体管。日我们在ISSCC上发布了这款产品,一年以后进入市场。
安徽DSP芯片诞生大时代开始究竟带来了什么可靠的东西...
晶体管视频
你可能感兴趣的标签
热门资源推荐  劳伦斯伯克利国家实验室的研究人员使用新材料,将晶体管的制程从14纳米缩减到了1纳米,相关论文已在《科学》发表。这一研究展示了目前世界上最小的晶体管,推翻了此前认为无法制作出小于5纳米栅极的看法。但是,这仍然只是一种概念证明,距离切实可用的产品还有很长的距离。摩尔定律仍然面临终结的威胁,但未来半导体厂商可以使用类似技术增强芯片的计算力。
  过去十年,工程师一直在挑战缩小集成电路元件尺寸的极限。尽管他们知道物理定律为传统半导体的晶体管栅极线宽定了一个5纳米的阈值,大约是现在市面上的高端20纳米栅极晶体管的1/4。现在,这个定律可能要被打破,或至少受到挑战。
  使用纳米碳管和MoS2,将晶体管制程缩减到1纳米
  劳伦斯伯克利国家实验室(Berkeley Lab)由 Ali Javey 带领的研究团队就正在挑战该物理定律,他们开发了一种新型晶体管,其栅极线宽只有1纳米。作为对比,人类的头发丝宽度大约是50000纳米。
  &我们造出了目前为止已知的最小晶体管。&Javey说,他是伯克利实验室材料科学部电子材料项目的主要负责人。&栅极线宽可以定义晶体管的尺寸。我们展示的1纳米栅极晶体管,表明利用适当的材料,在缩小电子元件尺寸上存在更大的空间。&
  这项技术的关键是使用碳纳米管和二硫化钼(MoS2),后者是一种汽车配件店常见的发动机润滑剂。MoS2是一族广泛用于LED管、激光、纳米级晶体管、太阳能电池等的具有很大潜力的材料。
  二硫化钼通道和1纳米碳纳米管栅极的示意图。图源:Sujay Desai/Berbeley Lab
  研究结果发表于10月7日号《科学》杂志。英特尔联合创始人戈登&摩尔(Gordon Moore)曾预测,晶体管的集成电路密度每两年将翻一番(摩尔定律),让笔记本、手机、电视和其他电子产品的性能提高。
  这项研究的第一作者 Sujay Desai 表示:&半导体行业一直认为,任何线宽小于5纳米的栅极都无法工作,因此小于5纳米的栅极甚至没有被考虑过。我们的研究证明了,小于5纳米栅极的可能性。用MoS2取代原来的硅材料,我们可以制造出线宽只有1纳米的栅极,并使其起到开关作用。&
  让晶体管突破5纳米栅极限制
  晶体管包含三极:源极、漏极和栅极。电流从源极流到漏极,流动过程被栅极控制,栅极会根据施加的电压选择开或者关。
  硅和MoS2都有一个晶体晶格结构,但是与MoS2相比,从硅中流过的电子会更加轻盈,遇到的阻碍也相对更少。当栅极在5纳米以上时,这是一个好处。但是,在这个长度之下,就会发生一个量子力学中的现象,叫隧道效应,进而导致电子从源极流向漏极的过程中,栅极电阻不能防止电流的强行通过。
  晶体管切面的透射电子显微镜图像。图片显示了1纳米的碳纳米管栅极,以及被当做绝缘体的二氧化锆所分隔的二硫化钼半导体。图片来自:Qingxiao Wang,德州大学。
  &这意味着我们不能关闭这一晶体管&,Desai说,&电流是失去控制的&。由于通过MoS2的电流更&重&,它们的流动可以通过更短的栅极长度进行控制。MoS2还可以缩减到原子级别的薄片,大约0.65纳米厚。此外,它还拥有更低的介电常数,这一指标反映的是材料储存电场中能源的能力。这两个属性,加上电子质量,有助于在栅极的长度减小到1纳米时,提升对晶体管内电流流动的控制。
  一旦他们选定MoS2作为半导体材料,下一步就应该是建造栅极。结果证明,建造1纳米的结构是一个不小的成就。传统的光刻技术在这一比例下不能发挥良好作用,所以研究者转向了碳纳米管,这种空心圆柱管的直径同样小到1纳米。
  随后,研究者测试了设备的电学性能,结果显示,MoS2晶体管加上碳纳米管栅极,能有效地控制电流。
  &这一研究展示了世界上最短的晶体管&,UC Berkeley 大学电子工程与计算机科学的教授 Javey 说,&但是,这只是一种概念证明。我们还没有把这些晶体管放在芯片上,并且,我们也没有经过数十亿次尝试。我们也还没有制定自我对标的制造计划,用于减少设备中的寄生电阻&。
  但是,这一研究的重要性在于,它说明我们的晶体管不再受5纳米栅极的限制。在一些半导体材料工程和设备架构上,摩尔定律还可以持续一段时间。
  新技术仍然救不了摩尔定律
  MIT Technology Review 的编辑 Jamie Condliffe 今日撰文指出,新的技术虽酷,但还是拯救不了摩尔定律。
  原因是什么呢?当前芯片设计面对问题不是其他,而是物理本身。使用硅金属,无法制造出小于7纳米的逻辑门(半导体中通过开关控制电流走向的部分)。要是制造得小于7纳米,那么其中的电子就可能会产生一种叫做量子隧道的效应,也就是本来处于&关&状态的半导体自己突然变成&开&了。
  这种现象为摩尔定律套上了理论的枷锁。现在,美国劳伦斯伯克利国家实验室的研究人员表示,他们研发出世界上最小的、可以工作的半导体,使用纳米碳管和二硫化钼(MoS2)作为材料,制造出了 1 纳米的逻辑门&&至少在理论上&&意味着能在更小的空间上容纳更多的逻辑门,这是使用硅做材料绝对办不到的。
  但是,Condliffe 指出,这也仅仅只是一个概念上的验证,距离切实可用的产品还有很长的距离。将研究中所描述的纳米管半导体制作成处理器,需要在单一的一块芯片上安置几十亿个这样的开关,而且让它们全都能正常运作。当然,Condliffe 评论称,这完全是有可能的,不过那样的芯片可能很贵很贵(&cripplingly expensive&),于是也就不切实际了。
  中科院计算所计算机体系结构国家重点实验室研究员韩银和评论称,&纳米级的晶体管早就有了,但量产的成品率是个问题。没有成品率的技术只能算研究不算突破。&
  事实上,芯片产业也已经开始着手准备应对晶体管不再缩小的现实。今年7月,由英特尔、AMD等公司组成的国际半导体技术发展路线图(International Technology Roadmap for Semiconductors,ITRS)发表最新报告指出,半导体体积到2021年将不再缩小。报告认为,届时半导体厂商将面积缩小、放下更多晶体管的做法在经济上已经不划算,此后半导体厂商将关注 3D 芯片等其他新的技术增强计算力。
  为此,英特尔最近收购了致力于开发计算机视觉专用芯片的初创公司Movidius。与此同时,GPU 巨头英伟达也在开发专门用于加速深度学习的处理器。
  更加高性能的芯片也有利于在更低的计算机能源消耗下提升计算速度。微软和英特尔都在研究使用可重构的芯片,也就是所谓的FPGA来更加高效地运行人工智能算法。日本的软银最近收购了英国的芯片厂家ARM。ARM在低功耗芯片上的成功很惊人,软银将使用这些芯片为日益增长的物联网硬件业务提供处理能力。
  更低专用化的处理器将很可能会自身大小来提升计算能力。比如,芯片将会越来越多地使用多层、电路来提升晶体管的密度。或者,可能的话,会使用伯克利实验室的这项突破来缩小晶体管大小,达到同样的目的。
  来源:中国科学院上海硅酸盐研究所
网站内容来源于互联网、原创,由网络编辑负责审查,目的在于传递信息,提供专业服务,不代表本网站及新媒体平台赞同其观点和对其真实性负责。如因内容、版权问题存在异议的,请在20个工作日内与我们取得联系,联系方式:021-。网站及新媒体平台将加强监控与审核,一旦发现违反规定的内容,按国家法规处理,处理时间不超过24小时。
很抱歉!没有与之相关的论文与资讯...}

我要回帖

更多关于 晶体管mp1是什么管 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信