四位十进制计数器2421BCD码加(递增)计数器设计 要电路图,十分感谢

数电时序电路设计报告;(一)实验题目:JK触发器附加必要的门电路设计8;(二)实验要求:(1)设计要求:用一个译码驱动器;LED七段显示器;轮流显示1位十进制数;;(2)仿真测试电路的输出(用发光二极管指示);(三)实验思路:8421BCD码是四位编码方式,;(四)设计步骤;(1)由设计要求画出真值表;(2)由真值表画出卡诺图,并化简卡诺图;Q3n+1;Q2
数电时序电路设计报告
(一)实验题目: JK触发器附加必要的门电路设计8421BCD码的十进制计数器。
(二)实验要求:(1)设计要求:用一个译码驱动器74LS48驱动1个
LED七段显示器;轮流显示1位十进制数;
仿真测试电路的输出(用发光二极管指示)。
(三)实验思路:8421BCD码是四位编码方式,而一个JK触发器只能储存一位二进制代码,所以要用四个JK触发器才能构成一个十进制计数器,再在四个输出端接一个74LS48译码器,就能满足题目的要求。
(四)设计步骤
(1) 由设计要求画出真值表
(2) 由真值表画出卡诺图,并化简卡诺图
与触发器的特征方程进行对比得,J0=K0=1;
J1= Q0n?Q3n’(即Q3n非),K1=Q0n; J2=K2=Q1n?Q0n;
J3= Q2n?Q1n?Q0n, K3=Q0n.
(3)采用Quartus II 7.2软件画出设计电路图
(4) 对设计电路图进行仿真测试
(5)参照型号EP2C5T144C8可编程芯片的实验板情况下,给设计好的原理图配置芯片引脚,并重新输出电路图。则此时该实验电路设计已完成,连接实验板,下载设计好的文件,则可进行测试。
(四)设计电路图
初始原理图
仿真结果图
配置好芯片引脚后的实验原理电路图:
(一) 心得体会
1、 在用Quartus II 7.2软件设计电路图时,会发现器件
在纸上画的电路图略有不同,因此需要把他们进行一一对应。
2、 明确分工不仅使每位成员都参与其中,也使得设计过程更高
3、 Quartus软件仿真有一定的局限性,波形显示是其最简单明了
三亿文库包含各类专业文献、高等教育、幼儿教育、小学教育、中学教育、应用写作文书、各类资格考试、数电quartus设计8421BCD码构成的十进制计数器74等内容。 
 王启正 15.5―2015.6 一、技能训练项目名称 运用 VHDL 语言进行编程设计一个 8421BCD 码 24 进制计 数器 二、实训目的 1.熟练掌握 Quartus II ...  根据计数器的构成原理,必须由四个触发器的状态来...8.5.1 8421BCD 码异步十进制加计数器: 用 JK ...(3)列状态转移表设计 数器状态为 Q3Q2Q1Q0=...  数电设计任意模值的计数器_工学_高等教育_教育专区。课程设计(论文) 课程名称...计数器,而 8421BCD 码是 最基本和最常用的 BCD 码,它和四位自然二进制码...  数电课程设计(60进制计数器设计)_其它_工作范文_实用文档。目录摘要:......二进制计数 五进制计数 十进制计数 QDQCQB 输出 QDQCQBQA 输出 8421BCD 码 QAQDQ...  器; 学会利用计数器构成不同进制的计数器; 设计...现在,学校给我提供了这次机会,我将利用所学的数电...计数器实现了对时间的累计以 8421BCD 码形式输出,...  运用模电和数电知识设计的电子产品成为社会生活不可缺少的一部分, 特别是在 各种...设计,74LS192 是十进制 同步加法/减法计数器, 它采用 8421BCD 码二-十进制...  异步复位8421码十进制计数器vhdl_信息与通信_工程科技_专业资料。北邮数电实验代码...ENTITY BCDcoder IS PORT( cp,clear:IN STD_LOGIC; q:OUT STD_LOGIC_VECTOR...  进制加法计数器 40161 和门电路组成二十四进 制计数器(8421BCD 码) 三、实训...用 Quartus II 做波形仿真调试; 4. 下载至 EDA 试验仪调试设计。 四、实训...  数电实验报告 实验名称 学院 可编程逻辑器件制作任意...集成计数器(74LS160)设计一个二十四进制计数器,并...⑴ 设计总框架: 50MHz 2Hz BCD码 译码 输出 BCD...}

我要回帖

更多关于 74ls161十进制计数器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信