用JK触发器设计一个四进制d触发器减法计数器器 1做出状态迁移表 2写出每级触发器的激励函数 3画出逻辑图?

观察时序电路逻辑分析仪调节頻率

分析时序图与计数器的逻辑关系如图A-5,观察图表中的数据是否与逻辑分析仪显示数据一致,可适当根据需要调节时钟频率,然后記录好数据进行整理分析,以便后面总结

计数器逻辑分析图A-5

用其他触发器(D触发器除外)制作五进制加法计数器又会是怎么样的呢,後来我用了JK触发器还有RS触发器因为T触发器T ' 触发器与D触发器基本上差不多,所以就没有在设计了

与此之外,我还在想我们此次做的事加1加法计数器那么加2直到加n,又会是怎么的呢我做的是五进制的,那么2~24进制的怎么做呢甚至更高呢?

我做的是同步计数器那么异步嘚又如何呢?

最后一个疑问就是如何实现既可变加数又可变进制呢?单一变加数、单一变加数、两者皆变 经过一番思考,我解决了部汾问题还有部分问题,用触发器从逻辑上来说不符合经济要求,应该采用芯片至少我是这样认为的。下面我简要说说我用JK触发器设計的五进制计数器原理图如图A-6,和用D触发器设计的六进制触发器原理图如图A-7。

JK触发器五进制图A-6

D触发器六进制图A-7

}

数字电子线路实验,电工电子教学基地 电子线路实验室,实验项目:,一、 组合逻辑研究(一) 二、 组合逻辑研究(二) 三、 集成触发器 四、 计数器及其应用研究 五、移位寄存器及其应用 六、脉冲电路的产生与整形,实验器材,一、 组合逻辑研究(一),,实验目的,了解用SSI器件实现简单组合逻辑电路的方法 了解编码、譯码与显示的工作原理。 掌握用MSI器件实现四位全加器的方法并掌握全加器的应用。 *熟悉四位数字比较器的原理掌握四位数字比较器的應用。,实验所用仪器、设备,万用表 一块 直流稳压电源 一台 数字电路实验板 一块,实验说明,组合逻辑电路是数字电路中最常见的逻辑电路之一它是根据给定的逻辑功能,设计出实现这些功能的逻辑电路 组合逻辑电路的特点,就是在任一时刻电路的输出仅取决于该时刻的输入信号而与信号作用前电路所处的状态无关。,组合逻辑电路设计步骤,逻辑抽象将文字描述的逻辑命题转换成真值表。 选择器件类型根據命题的要求和器件的功能决定采用哪种器件。 根据真值表和选用逻辑器件的类型写出相应的逻辑函数表达式。当采用SSI集成门电路设计時为了使电路最简,应将逻辑表达式化简并变换成与门电路相对应的最简式;当采用MSI组合逻辑器件设计时,则不用将逻辑函数进行化簡只需将其变换成MSI器件所需要的函数形式。 根据逻辑函数表达式及选用的逻辑器件画出逻辑电路图,实验内容,(一)基本命题 三变量多數表决器 一位全加器 编码、译码、显示电路 四位全加器电路,基本命题1,,

}

我要回帖

更多关于 d触发器减法计数器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信