不同ttl集成门电路路的衔接应如何正确处理

1.TTL集成逻辑门电路

TTL集成逻辑门电路昰

——三极管逻辑门电路的简称是一种三极管

。由于TTL集成电路生产工艺成熟、产品参数稳定、工作可靠、开关速度高因此获得了广泛嘚应用。我国TTL系列产品型号较多如T4000、T3000、T2000等。下面介绍几种常用的TTL集成门

如图所示为集成四-二输入与非门T4000(74LS00)的外形及外引线排列图,T4000(74LS00)是四2输入与非门即该集成电路内部有四个独立的两输入与非门电路。其逻辑表达式为


在图中A、B为输入逻辑变量,Y是逻辑函数UCC接

囸极,GND接电源负极(GND又称公共端)

如图所示为集成三-三输入与门74LS11的引脚排列图,其逻辑表达式为

如图所示为集成六反相器(非门)74LS04的引腳排列图其逻辑表达式为

如图所示为集成四-二输入或非门74LS02的引脚排列图,其逻辑表达式为

2.其他类型TTL逻辑门

在TTL电路中还有其他功能的門电路,例如OC门、三态门等

前面介绍的TTL与非门是不能将两个或两个以上门的输出端并联在一起。在实际工程中常常需要将两个或两个以仩的与非门的输出端并联在一起我们称为线与。因为若一个门的输出端是高电平而另一个门的输出是低电平则输出端并联以后必然有佷大的负载电流同时流过这两个门的输出级。这个电流的数值将远远超过正常工作电流可能使门电路损坏。

将与非门的集电极开路可鉯解决这个问题。我们把集电极开路的与非门称为OC门如图所示,(a)图为OC门的引脚排列图(b)图为OC门的逻辑符号。

几个OC门的输出端并聯在一起使用称为线与。OC门正常工作必须在输出端接一个上拉电阻 与

(2)三态输出门(TS门)

具有三种输出状态高电平、低电平、高电阻的门电路,称为三态门电路如图所示为三态门的逻辑符号,是在普通门电路的基础上多了一个控制端


=0时,其逻辑功能与普通与非门功能相同而当

=1时,输出呈现高阻状态输出端相当于断路状态。


图(b)中EN高电平有效。即当EN=1时其逻辑功能与普通与非门功能相同。洏当

=1时输出呈现高阻状态,输出端相当于断路状态

3.TTL门电路使用注意事项

(1)TTL集成电路引脚排列方法

如下图所示,(a)图为TTLttl集成门电蕗路外形图(b)图为引脚排列图。TTL集成电路通常是双列直插式不同功能的集成电路,其引脚个数不同引脚编号排列方法是:把凹槽標志置于左方,引脚向下逆时针自下而上顺序排列。

(2)多余或暂时不用的输入端的处理

① 暂时不用的与输入端可通过1 kΩ电阻接电源,或电源电压小于等于5 V可直接接电源

② 不使用的与输入端可以悬空(悬空输入端相当于接高电平1),不使用的或输入端接地(接地相当于接低电平0)实际使用中,悬空的输入端容易接收各种干扰信号导致工作不稳定,一般不提倡

③ 将不使用的输入端并接在使用的输入端上。这种处理方法影响前级负载及增加输入

影响电路的工作速度。

④ TTL电路输入端不可串接大电阻不使用的与非输入端应剪短。

① TTL一般门电路输出端不允许线与连接也不能和电源或地短接,否则将损坏器件

② OC门和三态门电路可以实现线与连接。

① 安装时要注意集成塊外引脚的排列顺序接插集成块时用力适度,防止引脚折伤

② 焊接时用25 W电烙铁比较合适,焊接时间不宜过长

③ 调试使用时,要注意電源电压的大小和极性尽量稳定在+5 V,以免损坏集成块

④ 引线要尽量短,若引线不能缩短时要考虑加屏蔽措施。要注意防止外界电磁幹扰的影响

}

ttl集成门电路路功能测试实验报告,集成逻辑门电路,ttlttl集成门电路路,ttl集成门电路路,门电路,逻辑门电路,门电路符号,与门电路,逻辑门电路符号,cmos门电路

}

,1,3.3.1 TTL与非门,3.3.2 低功耗肖特基系列,3.3 TTL集成逻輯门电路,3.3.4 TTL数字集成电路系列,3.3.3 其它功能的TTL门电路,返回,,3.3.5 TTL集成逻辑门的使用注意事项,,2,复习,1、三极管饱和导通相当于开关是什么状态 2、什么是状態赋值? 3、二极管与门、或门有何优点和缺点,,3,3.3 TTL集成逻辑门电路,TTL集成逻辑门电路的输入和输出结构均采用半导体三极管,所以称晶体管—晶体管逻辑门电路简称TTL电路。,简单了解TTL与非门的电路及工作原理重点掌握其特性曲线和主要参数(应用所需知识)。,,4,一、TTL与非门的工莋原理,1.电路组成,返回,图3-9 TTL与非门电路及逻辑符号,3.3.1 TTL与非门,,5,(1) 输入级,当输入有一个或数个为低电平时uIL=0.3V,发射结正向导通 uB1=1.0V;当输入全为高电平时, uIH=3.6V发射结受后级电路的影响将反向截止。 uB1由后级电路决定,,6,(2) 中间级,反相器VT2 实现非逻辑,,7,(3) 输出级(推拉式输出),VT3为射极跟随器,,8,2. 工作原理,(1)当輸入全为高电平时, uI=3.6V VT1处于倒置工作状态, 采用推拉式输出级利于提高开关速度和负载能力,VT3组成射极输出器优点是既能提高开关速度,叒能提高负载能力当输入高电平时,VT4饱和uB3=uC2=0.3V+0.7V=1V,VT3和VD截止VT4的集电极电流可以全部用来驱动负载。当输入低电平时VT4截止,VT3导通(为射极输出器)其输出电阻很小,带负载能力很强可见,无论输入如何VT3和VT4总是一管导通而另一管截止。这种推拉式工作方式带负载能力很强。,,11,1、电压传输特性:输出电压uO与输入电压uI的关系曲线 特性曲线如下:,图3-10 CT74S与非门的电压传输特性,转折区,饱和区,VT4饱和, 称开门,返回,二、,二、电壓传输特性和噪声容限,VT4截止称关门,截止区,,12,2. 结合电压传输特性介绍几个参数,(1) 输出高电平UOH典型值为3V。,,(2) 输出低电平UOL典型值为0.3V,,,13,(3) 开门电平UON 在保证輸出为标准低电平USL时,允许输入高电平的最小值用UON表示。,(4) 关门电平UOFF在保证输出为标准高电平USH时允许输入低电平的最大值,用UOFF表示,,14,(5) 阈徝电压UTH电压传输特性曲线转折区中点所对应的uI值称为阈值电压UTH(又称门槛电平)。通常UTH≈1.4V,(6) 输入噪声容限( UNL和UNH )输入噪声容限也称抗干扰能力,它反映门电路在多大的干扰电压下仍能正常工作UNL和UNH越大,电路的抗干扰能力越强,,15,① 低电平噪声容限(低电平正向干扰范围)UNL=UOFF-UILUIL为電路输入低电平的典型值(0.3V)若UOFF=1V,则有 UNL=1-0.3=0.7 (V),② 高电平噪声容限(高电平负向干扰范围)UNH = UIH - 的变化而变化的关系曲线,三、输入负载特性,,17,在一定范圍内,uI随RI的增大而升高但当输入电压uI达到1.4V以后,uB1 = 2.1VRI增大,由于uB1不变故uI = 1.4V也不变。这时VT2和VT4饱和导通输出为低电平。,,18,RI 不大不小时工作在線性区或转折区。,,,,,RI 较小时关门,输出高电平;,RI 较大时开门,输出低电平;,,ROFF,RON,RI→ ∞悬空时,,19,(1) 关门电阻ROFF —— 在保证门电路输出为额定高电平嘚条件下,所允许RI 的最大值称为关门电阻典型的TTL门电路ROFF≈ 0.7kΩ。,(2) 开门电阻RON—— 在保证门电路输出为额定低电平的条件下,所允许RI 的最小值稱为开门电阻典型的TTL门电路RON≈ 2.1kΩ。数字电路中要求输入负载电阻RI ≥ RON或RI ≤ ROFF ,否则输入信号将不在高低电平范围内振荡电路则令 ROFF ≤ RI ≤ RON使电蕗处于转折区。,,20,四、输出负载特性,指输出电压与输出电流之间的关系曲线,1、 输出高电平时的输出特性,负载电流iL不可过大,否则输出高电岼会降低,图3-12 输出高电平时的输出特性 (a)电路 (b)特性曲线,拉电流负载,,21,图2-14 输出低电平时的输出特性 (a)电路 (b)特性曲线,2、输出低电平時的输出特性,负载电流iL不可过大,否则输出低电平会升高,一般灌电流在20 mA以下时,电路可以正常工作典型TTL门电路的灌电流负载为12.8 mA。,灌电鋶负载,,22,五、 平均传输延迟时间tpd,平均传输延迟时间tpd表征了门电路的开关速度,tpd = (tpLH +tpHL)/2,图3-13 TTL与非门的平均延迟时间,返回,,23,3.3.2 低功耗肖特基系列,低功耗肖特基与非门有如下特点: 1、功耗低 其功耗约为2mW,仅为CTS系列的1/10 2、工作速度高。为了提高工作速度电路采用了以下措施: (1)、采用了忼饱和三极管和由V6、RB和 RC组成的有源泄放电路; (2)、输入级的多发射极三极管改用没有电荷存储效应的肖特基势垒二极管SBD代替; (3)、在輸出级和中间级之间接入了两个SBD。,,24,返回,为何要采用集电极开路门呢,推拉式输出电路结构存在局限性。首先输出端不能并联使用。若两個门的输出一高一低当两个门的输出端并联以后,必然有很大的电流同时流过这两个门的输出级而且电流的数值远远超过正常的工作電流,可能使门电路损坏而且,输出端也呈现不高不低的电平不能实现应有的逻辑功能。,3.3.3 其它功能的TTL门电路,一、集电极开路与非门(OC門),,25,图3-14 集电极开路门及其逻辑符号,1、OC门的工作原理,OC门工作时需要在输出端和电源之间外接一个上拉电阻其工作原理如下: 当A、B、C全为高電平时VT2和VT5饱和导通,输出低电平; 当A、B、C有低电平时VT2和VT5截止,输出高电平,因此OC门具有与非功能,其逻辑表达式为:,集电极开路,,26,2、OC门的應用,,(1)实现线与功能,(2)驱动显示器(如图3-16),(3)实现电平转换(如:图3-17),图3-15 用OC门实现线与,图3-16,图3-17,,27,二、三态输出门电路(TS门),三态门电路嘚输出有三种可能出现的状态:高电平、低电平、高阻,悬空、悬浮状态,又称为禁止状态 测电阻为∞,故称为高阻状态 测电压为0V,泹不是接地测其电流也为0A。,何为高阻状态,,28,(1)三态门的电路结构,1.三态门的工作原理,图3-18电路结构,,29,(2)三态门的工作原理,,30,控制端高电平有效的三態门,(3)逻辑符号,控制端低电平有效的三态门,用“▽”表示输出为三态。,,31,(2)用三态门构成双向总线,EN1、EN2、EN3轮流为高电平且任何时刻只有一个彡态门工作,则三个门电路轮流将信号送到总线上,,当EN=1时,G2呈高阻态G1工作,输入数据D0经G1反相后送到总线上; 当EN=0时G1呈高阻碍态,G2工作總线上的数据D1经G2反相后输出。,(1)用三态门构成单向总线,2、三态门的应用,,32,一、CT54系列和CT74系列 二、TTL集成逻辑门电路的子系列 1、CT74标准系列2、CT74H高速系列3、CT74L低功耗系列4、CT74S肖特基系列5、CT74LS低功耗肖特基系列6、CT74AS先进肖特基系列7、CT74ALS先进低功耗肖特基系列,3.3.4 TTL数字集成电路系列,,33,一、电源电压及电源干擾的消除 二、输出端的连接 三、闲置输入端的处理 四、电路安装接线和焊接应注意的问题 五、调试中应注意的问题,3.3.5 TTL集成逻辑门的使用注意倳项,,34,作业题,P64思考题,返回,

}

我要回帖

更多关于 集成门电路 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信