51单片机怎么产生wRtl wr886n信号增强

导读:习题4,3.MCS-51单片机访问片外存储器时,MCS-51系列单片机具有很强的外部扩展功能,单片机所有的外部扩展都是通过三总线进行的,地址总线用于传送单片机输出的地址信号,只能由单片机向外发出,是单片机应用系统中使用最频繁的通道,MCS-51系列单片机中用于系统扩展的控制信号有RD,WR,PSEN,ALE和E,MCS-51单片机采用了统一编址方式,MCS-51单片机应用系统扩展较多外部设备和
;正确接收完16位数据,清出错标志位7F ;校验有错,置位7F
1.三态缓冲寄存器输出端的“三态”是指( 低电平 )态、( 高电平 )态和( 高阻 )态。
2. 扩展外围芯片时,片选信号的三种产生方法为:( 线选法 )、( 全地址译码法 )、( 部分地址译码法 )。
3. MCS-51单片机访问片外存储器时,利用( ALE )信号锁存来自( P0 )口的低8位地址信号。
4. 74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中(
)块芯片。
5. MCS-51外扩ROM,RAM和I/O口时,它的数据总线是(
6. 使用8255可以扩展出的I/O口线是(
7. 当8031外出扩程序存储器8KB时,需使用EPROM 2716(
8. 访问外部数据存储器时,不起作用的信号是(
9. 扩展外部存储器时要加锁存器74LS373,其作用是(
A:锁存寻址单元的低八位地址
B:锁存寻址单元的数据
C:锁存寻址单元的高八位地址
D:锁存相关的控制和选择信号
10. 若某存储器芯片地址线为12根,那么它的存储容量为(
11. 解释三总线的概念。
MCS-51系列单片机具有很强的外部扩展功能。其外部引脚可构成三总线结构,即地址总线、数据总线和控制总线。单片机所有的外部扩展都是通过三总线进行的。
(1)地址总线(AB)
地址总线用于传送单片机输出的地址信号,宽度为16位,可寻址的地址范围为162=64KB。地址总线是单向的,只能由单片机向外发出。P0口提供低8位地址,P2口提供高8位地址。由于P0口既做地址线又做数据线,分时复用,所以,P0口提供的低8位地址是由P0口经锁存器提供的。锁存信号是由CPU的ALE引脚提供的。
(2)数据总线(DB)
数据总线是由P0口提供的,宽度为8位。P0口是双向三态口,是单片机应用系统中使用最频繁的通道。P0口提供的数据总线上要连接多个扩展的外围芯片,而某一时刻只能有一个有效的数据传输通道。具体哪一个芯片的数据通道有效,是由各个芯片的片选信号控制选择的。欲使CPU与某个外部芯片交换数据,则CPU必须先通过地址总线发出该芯片的地址,使该芯片的片选信号有效,则此时P0口数据总线上的数据只能在CPU和该芯片之间进行传送。
(3)控制总线(CB)
控制总线实际上是CPU输出的一组控制信号。每条控制信号都是单向的,但是由多条不同的控制信号组合而成的控制总线则是双向的。MCS-51系列单片机中用于系统扩展的控制信号有RD,WR,PSEN, ALE和EA。
12.I/O接口的作用是什么?
接口(也称为I/O接口)是指连接CPU与外部输入/输出设备之间的部件,这些部件是CPU与外设之间进行信息传送的媒介。
在信息传送过程中,接口起着数据锁存、数据缓冲、输入/输出、联络、数据转换、中断管理、时序控制、可编程、电器特征匹配等作用。
13.I/O接口数据有几种传送方式?各有什么特点?
CPU与外设之间传输数据的控制方式通常有三种:程序方式、中断方式和DMA方式。
程序方式:指用输入/输出指令,来控制信息传输的方式,是一种软件控制方式,根据程序控制的方法不同,又可以分为无条件传送方式和条件传送方式。
无条件传送方式接口简单,适用于那些能随时读写的设备。条件传送方式(查询方式) 的特点是接口电路简单,CPU利用率低(程序循环等待),接口需向CPU提供查询状态。适用于CPU不太忙,传送速度要求不高的场合。要求各种外设不能同时工作,外设处于被动状态。
中断方式:当外设准备好时,由外设通过接口电路向CPU发出中断请求信号,CPU在允许的情况下,暂停执行当前正在执行的程序,响应外设中断,转入执行相应的中断服务子程序,与外设进行一次数据传送,数据传送结束后,CPU返回继续执行原来被中断的程序。其特点是CPU的利用率高,外设具有申请CPU中断的主动权, CPU和外设之间处于并行工作状态。但中断服务需要保护断点和恢复断点(占用存储空间,降低速度), CPU和外设之间需要中断控制器。适用于CPU的任务较忙、传送速度要求不高的场合,尤其适合实时控制中的紧急事件处理。
存储器直接存取方式(DMA):外设利用专用的接口(DMA控制器)直接与存储器进行高速数据传送,并不经过CPU(CPU不参与数据传送工作),总线控制权不在CPU处,而由DMA 控制器控制。其特点是接口电路复杂,硬件开销大。大批量数据传送速度极快。适用于存储器与存储器之间、存储器与外设之间的大批量数据传送的场合。
14.外设端口有几种编址方法?各有什么特点?
在计算机系统中,凡需要进行读写操作的部件都存在编址的问题。存储器的每个单元均有自己的地址,对于I/O接口,则需要对接口中的每个端口进行编址。通常采取两种编址方法:一种是独立编址,另一种是统一编址。
统一编址又称“存储器映射方式”。在这种编址方式下 ,I/O端口地址置于存储器空间中,在整个存储空间中划出一部分空间给外设端口 ,端口和存储单元统一编址。其优点是无需专门的I/O指令,对端口操作的指令类型多,从而简化了指令系统的设计。缺点是端口占用存储器的地址空间,使存储器容量更加紧张,同时端口指令的长度增加,执行时间较长,端口地址译码器较复杂。
独立编址又称“I/O映射方式”。这种方式的端口单独编址构成一个I/O空间,不占用存储器地址空间。其优点是端口所需的地址线较少,地址译码器较简单,采用专用的I/O指令,端口操作指令执行时间少,指令长度短。缺点是输入输出指令类别少,一般只能进行传送操作。
MCS-51单片机采用了统一编址方式,即I/O端口地址与外部数据存储单元地址共同使用0000H~FFFFH(64KB)。因此,MCS-51单片机应用系统扩展较多外部设备和I/O接口时,要占去大量的数据存储器的地址。
15.什么是全地址译码?什么是地址部分译码?各有什么特点?
所谓的全地址译码法是利用译码器对系统地址总线中未被外扩芯片用到的高位地址线进行译码,以译码器的输出作为外围芯片的片选信号。全地址译码法芯片的地址范围确定方法是:以外部扩展的全部芯片未用到的地址线作为地址译码器的输入,译码器的输出作为片选信号接到外部扩展芯片上。
全地址译码法优点是存储器的每个存储单元只有惟一的一个系统空间地址,不存在地址重叠现象;对存储空间的使用是连续的,能有效地利用系统的存储空间;利用同样的高位地址线,全地址译码法编址产生的选片线比线选法多,为系统扩展提供了更多的冗余条件。其26
缺点是所需地址译码电路较多,尤其在单片机寻址能力较大和所采用的存储器容量较小时更为严重。全地址译码法是单片机应用系统设计中经常采用的方法。
部分地址译码法是指单片机的未被外扩芯片用到的高位地址线中,只有一部分参与地址译码,其余部分是悬空的。在部分地址译码方式下,无论CPU使悬空的高位地址线上的电平如何变化,都不会影响它对外部存储单元的选址,故存储器每个存储单元的地址不是惟一的,存在地址重叠现象。因此,采用部分地址译码法时必须把程序和数据存放在基本地址范围内(即悬空的高位地址线全为低电平时存储芯片的地址范围),以避免因地址重叠引起程序运行的错误。部分地址译码法的优点是可以减少所用地址译码器的数量。
16. MCS-51单片机系统中,片外程序存储器和片外数据存储器共用16位地址线和8位数据线,为何不会产生冲突?
程序存储器和数据存储器虽然共用16位地址线和8位数据线,但由于数据存储器的读和写由RD和WR信号控制,而程序存储器由读选通信号PSEN控制,这些信号在逻辑上时序上不会产生冲突,因此,两者虽然共处于同一地址空间,但由于控制信号不同,所以不会发生总线冲突。
17.某一单片机应用系统,需扩展4KB的EPROM和2KB的RAM,还需外扩一片8255并行接口芯片,采用线选法,画出硬件连接图,并指出各芯片的地址范围。
硬件连接图如下图所示。
4.17题硬件连接电路图
注:8255的复位线RESET应与MCS-51的RESET线连上。复位、晶振电路应画上。 各芯片的地址范围为:
2732:E000H~EFFFH
6116:D800H~DFFFH
8255:BFFCH~BFFFH
18.某单片机应用系统,需扩展2片8KB的EPROM和2片8KB的RAM,采用地址译码法,画出硬件连接图,并指出各芯片的地址范围。
硬件连接电路图如图4.18所示。各芯片的地址范围为:
2764(1#):0000H~1FFFH
2764(2#):2000H~3FFFH
6264(1#):4000H~5FFFH
6264(2#):6000H~7FFFH
4.18题硬件连接电路图
19.I/O接口扩展方法有哪几种?
(1)并行总线扩展的方法
(2)串行口扩展方法
(3)I/O端口模拟串行方法
(4)通过单片机内I/O的扩展方法
20.8255A有几种工作方式?如何选择工作方式?A口和B口的工作方式是否完全相同?解:
8255A有3种工作方式:方式0、方式1和方式2。
① 方式0(基本输入/输出方式)。这种方式不需要任何选通信号,适合于无条件传输数据的设备,数据输出有锁存功能,数据输入有缓冲(无锁存)功能。
② 方式1(选通输入/输出方式)。这种工作方式下,A组包括A口和C口的高四位(PC7~PC4),A口可由程序设定为输入口或输出口,C口的高四位则用来作为输入/输出操作的控制和同步信号;B组包括B口和C口的低四位(PC3~PC0),功能和A组相同。
③ 方式2(双向I/O口方式)。仅A口有这种工作方式,B口无此工作方式。此方式下,A口为8位双向I/O口,C口的PC7~PC3用来作为输入输出的控制和同步信号。此时,B口可以工作在方式0或方式1。
21.8255A的端口地址为7F00H~7F03H,试编程对8255A初始化,使A口按方式0输入,B口按方式1输出。
程序如下:
MOV DPTR,#7F03H
MOV @DPTR,A
22.8255A的方式控制字和C口按位置位/复位控制字均写入8255A的控制寄存器,8255A是如何来区分这两个控制字的?
写入控制端口的控制字的最高位为1则为方式控制字,否则为C口置位/复位控制字。
23.试编程对8155初始化,使A口为选通方式输出,B口为基本输入,C口作为控制联络信号,启动/计数器,按方式1工作,输出方波,频率为50Hz,输入时钟频率为500kHz。 解:
8155输入时钟的周期=1/500×103=2×10-6 (s),8155计数器的初值为:
20×10-3/2×10-6=H。
由于/计数器按方式1工作,所以写入定时器/计数器的初值为6170H。程序如下:
包含总结汇报、资格考试、IT计算机、人文社科、办公文档、计划方案、外语学习、word文档、考试资料以及单片机课后习题答案等内容。本文共15页
相关内容搜索【图文】第二章 单片机内部结构和工作原理_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
评价文档:
第二章 单片机内部结构和工作原理
上传于|0|0|暂无简介
大小:618.00KB
登录百度文库,专享文档复制特权,财富值每天免费拿!
你可能喜欢51单片机P0口的作用
51单片机P0口的作用
MCS-51单片机的并行口有P0、P1、P2和P3,由于P0口是地址/数据总线口,P2口是高8位地址线,P3口具有第二功能,这样,真正可以作为双向I/O口应用的就只有P1口了。这在大多数应用中是不够的,因此,大部分MCS-51单片机应用系统设计都不可避免的需要对P0口进行扩展。由于MCS-51单片机的外部RAM和I/O口是统一编址的,因此,可以把单片机外部64K字节RAM空间的一部分作为扩展外围I/O口的地址空间。这样,单片机就可以像访问外部RAM存储器单元那样访问外部的P0口接口芯片,以对P0口进行读/写操作。用于P0口扩展的专用芯片很多。如8255可编程并行P0口扩展芯片、8155可编程并行P0口扩展芯片等。本文重点介绍采用具有三态缓冲的74HC244芯片和输出带锁存的74HC377芯片对P0口进行的并行扩展的具体方法。1输入接口的扩展MCS-51单片机的数据总线是一种公用总线,不能被独占使用,这就要求接在上面的芯片必须具备“三态”功能,因此扩展输入接口实际上就是要找一个能够用于控制且具备三态输出的芯片。以便在输入设备被选通时,它能使输入设备的数据线和单片机的数据总线直接接通;而当输入设备没有被选通时,它又能隔离数据源和数据总线(即三态缓冲器为高阻抗状态)。1.174HC2244芯片的功能如果输入的数据可以保持比较长的时间(比如键盘),简单输入接口扩展通常使用的典型芯片为74HC244,由该芯片可构成三态数据缓冲器。74HC244芯片的引脚排列如图1所示。74HC244芯片内部共有两个四位三态缓冲器,使用时可分别以1C和2G作为它们的选通工作信号。当1C和2G都为低电平时,输出端Y和输入端A状态相同;当1G和2G都为高电平时,输出呈高阻态。1.2应用74HC244芯片扩展输入接口图2是采用74HC2244芯片进行输入接口扩展的原理电路,图3是读P0口的时序。由图3可以看出,当P2.7和RD同为低电平时,74HC2244才能将输入端的数据送到单片机的P0口。其中,P2.7决定了74HC244的地址,0000H-7FFFH(共32K)地址都可以访问这个单元,这就是用线选法所带来的副作用。通常可选择其中的最高地址作为这个芯片的地址来写程序,如这个芯片的地址是7FFFH。但这仅仅是一种习惯,并不是规定,当然也完全可以用0000H作为这个芯片的地址。当确定了地址之后,其接口的输入操作程序如下:MOVDPTR,#7FFFHMOVXA,@DPTR其中MOVX类指令是MCS-5l单片机专用于对外部RAM进行操作的指令。由于外部I/O与外部RAM是同一接口,所以一般使用这条指令对外部I/O进行操作。一旦执行到MOVX类指令,单片机就会在RD或WR(根据输入还是输出指令)引脚产生一个下降沿,这个下降沿的波形与P2.7相或,则会在或门的输出口也产生一个下降沿,这个下降沿将使74HC244的输出与输入接通,这样,输入设备的数据就可以被MCS-51单片机从总线上读取。需要说明的是,74HC244是不带锁存的,因此,如果输人设备提供的数据时间比较短,那么就要用带锁存的芯片进行扩展,如74HC373,74HC573等。2输出接口的扩展由于单片机的数据总线是为各个芯片服务的,一般不可能为一个输出而一直保持一种状态,因此,输出接口的主要功能是进行数据保持(即数据锁存),也就是说,输出接口的扩展实际上就是扩展锁存器。2.174HC377芯片的功能输出接口扩展通常用74HC377芯片来实现。该芯片是一个带允许端的8D锁存器,其芯片的引脚如图4所示,各相关引脚的功能如下:◇D0~D7为8位数据输入端;◇Q0~Q7为8位数据输出端;◇G为使能控制端;◇CLK为时钟信号,上升沿锁存数据。表1所列是该芯片的真值表。2.2应用74HC377芯片扩展输出接口图5是利用74HC377进行输出接口扩展的电路连接图。图中,74HC377的G端与P2.6口相连,其地址是x0xxxxxxB,如果把“x”全置为1,则为1 1111B,这样,0BFFFH就是该芯片的地址了。由于MCS-51的WR是与74HC377的CLK端相连的,当WR信号由低变高时,数据总线上的数据为输出数据,而此时P2.6输出低电平,G有效,因此,数据就被锁存。其相关程序如下:MOVDPTR,#0BFFFHMOVA,#DATAMOVX@DPTR,A此外,利用74HC373芯片、74HC573芯片也可以进行P0口的扩展。3接口扩展实例在实际的应用系统中,可能需要同时扩展多个I/O口,以满足应用系统的需要。而各个输入、输出扩展I/O芯片应通过74LS138进行“全地址”译码选通,从而分时复用数据总线DB(DataBus)。为了防止过渡干扰对译码选通逻辑造成的影响,单片机系统所用的外围芯片一般均设为双步选通方式,即除了配置译码选通端外,还应配置使能选通端。而74HC244芯片本身没有明显的片选和读/写控制端,设计时通常采用译码和读控制信号来同时控制74HC244的CS,从而有效地抑制输入/输出数据信息的过渡干扰。此电路输入口扩展采用2个74HC244。其输入端接键盘或其它数字信号;而输出口扩展则选用2个74HC377,以用于控制数码管、发光二极管、继电器等。其详细电路原理图如图6所示。其部分代码如下:51单片机的数据/地址/控制总线端口都有一定的负载能力,P0口可驱动8个TTL门电路,P1口、P2口和P3口可驱动4个TTL门电路。负载超过上述规定一般应加驱动器。总线驱动器可以使用TTL型三态缓冲门电路74HC244、74HC245。另外,在扩展口线的同时,还应兼顾配置总线驱动器,注意总线负载平衡的配置。在总线上适当安装上拉电阻可以提高总线信号传输的可靠性。此外,一个系统可能由于存在各种干扰及不稳定因素而出现故障,为解决这一问题,设计时也可以从软件设计方面采取一些措施。
希捷硬盘维修基本常识希捷 芯片 U系列:U4     驱动芯片 。U8                  。U5         50D。U6         、6950D。酷鱼系列:BI     驱动芯片 BII         BIII         0DB4          6950D酷鱼芯片通用型号可以代替电机叮当 规则循环  盘体坏ST-U6(43434)自检后 gala gala gala 盘体是好的可以替代反之则不行根据iSuppli最近公布的2008最新半导体企业排名榜,财务情况较好的英特尔仍占据第一,但销售额相比去年同期仅有0.4%增长。亚洲是全球主要的芯片制造基地,由于电子产品销量和价格下滑剧烈,亚洲芯片制造商普遍承受了巨大压力。三星电子预计近期将公布巨额季度亏损;世界第二大NAND闪存生产商的东芝电子已宣布暂停两个工厂的芯片生产;而台湾半导体企业,特别是内存制造商,由于未能及时消化库存,包括力晶、茂德、南科、华亚科等多家企业在7-9月出现巨额亏损。【图文】MCSC51单片机的接口与应用_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
评价文档:
MCSC51单片机的接口与应用
上传于|0|0|暂无简介
大小:5.02MB
登录百度文库,专享文档复制特权,财富值每天免费拿!
你可能喜欢请教51单片机中的WR,RD的时序问题 - 维库电子市场网
请教51单片机中的WR,RD的时序问题
作者:joson 栏目:
请教51单片机中的WR,RD的时序问题小弟我第一次做外扩RAM()的项目 ,对51的扩展功能不是很了解,它的WR,RD时序是不是自动产生的,如果是自动产生的话,我怎么样去判别对进行的是写操作还是读操作,请大家指点迷津。
作者: hq_y 于
14:40:00 发布:
自动产生的;读时序:movx A,@dptr写时序:movx @dptr,A在做这2个操作的时候,51单片机自动产生的;& * - 本贴最后修改时间: 14:50:16 修改者:hq_y
作者: maychang 于
14:45:00 发布:
单片机写操作时WR有信号,读操作时RD有信号两条线,怎么会有“怎么样去判别对进行的是写操作还是读操作”的问题?
作者: joson 于
14:47:00 发布:
楼上,不好意思,我用的是C51,而且PO口是地址和数据复用口&
作者: hq_y 于
14:51:00 发布:
你看那个时序图中ALE和P0的关系;ale+573锁存P0口的地址数据;然后在/RD脉冲有效的时候出现在P0的口线上的数据为有效输入数据;在/WR脉冲有效的时候出现在P0的口线上的数据为有效输出数据;先出现数据,然后/WR变低; * - 本贴最后修改时间: 14:54:02 修改者:hq_y
作者: joson 于
15:09:00 发布:
谢谢楼上的朋友好像有点明白了
作者: yuands 于
19:49:00 发布:
两条线,一个负责写一个负责读,两者不会冲突&
讨论内容:
Copyright &
浙ICP证030469号}

我要回帖

更多关于 wr886n 信号 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信