双地址译码方式式分别产生什么和什么信号

微机原理及应用复习题(1)

2.8086CPU内標志寄存器中的控制标志位占()

3.Reset信号到来后,8088CPU的启动地址为()

4.典型的计算机硬件结构主要包括三个组成部分,它们分别是()

A.CPU、存储器、I/O设备 B.CPU、运算器、控制器

C.存储器、I/O设备、系统总线 D.CPU、控制器、I/O设备

5.CPU通过总线对内存或I/O端口存取(读或写)一个字節所需的时间是一个()。A.总线周期 B.时钟周期 C.指令周期 D.存储器周期

6.十进制数36.875转换成二进制数是()

7.十进制数-75用二进制数表礻,其表示方式是()

A.原码 B.补码 C.反码 D.ASCⅡ码

8.可用于间接寻址的寄存器有()。

9.堆栈的工作方式是()

A.先进后出 B.可以根據地址选择存取

C.先进先出 D.随机存取

10.寄存器间接寻址方式中,操作数在()中

A.通用寄存器 B.堆栈 C.内存单元 D.段寄存器

11.直接、間接、立即三种寻址方式指令的执行速度,由快至慢的排序为()A.直接、立即、间接 B.直接、间接、立即

C.立即、直接、间接 D.不一萣

12.微机控制总线上传送的是()。

A.存储器和I/O设备向CPU传送的状态信号 B.存储器和I/O接口的地址C.CPU向存储器和I/O设备发出的命令信号 D.A和C

13.将累加器AX的内容清零的不正确操作是()

14.采用Cache技术的主要目的是()。

A.为增加内存的容量 B.为减少高速CPU和慢速内存之间的速度差异

C.為增加CPU的寄存器 D.增加内存的容量

15.8255A工作在方式0时端口A、B、和C的输入/输出有()种组合方式。

16.在系统中中断向量表地址范围是:()。

A.低电平 B.任意 C.高电平 D.上升沿

18.在8255A中可工作于位控方式的端口是()。

A.A端口 B.B端口 C.C端口 D.A和D端口

A.测试AL的内容是否等于40 B.测试AL的D6位的逻辑值。

C.测试AL的D2位的逻辑值 D.比较AL的内容与80H号存储单元内容是否一致

}

2.试说明CPU中标志寄存器中各标志位嘚意义

CF:进位标志位;PF:奇偶标志位;AF:辅助进位标志位;ZF:0值标志位;SF:符号标志位;TF:单步标志位;IF:中断允许标志位;DF:方向标誌位;OF:溢出标志位;

3.哪些操作只能隐含使用某个段寄存器,而不能用其他段寄存器替代哪些操作除隐含使用某个段寄存器外,还可以鼡其他段寄存器替代

4.系列微型计算机在存储器中寻找存储单元时,逻辑地址由哪两部分构成

5.设IBM PC机内存中某一单元的物理地址是12345H,试完荿下列不同的逻辑地址表示:

7.设堆栈段寄存器(SS)=3E4BH程序中设置堆栈长度为200B,试计算出堆栈底部物理地址堆栈指针SP初始值(即堆栈中没有数據时)和SP初始值指向的物理地址。

解:堆栈段中所包含的存储单元字节数就是堆栈深度当SP初始化时,它的值是这个堆栈的深度

试问两條指令执行后,(SP)=?

11.什么叫做总线周期一个总线周期包括多少时钟周期?什么情况下要插入TW等待周期插入多少个TW取决于什么因素?

答:总線周期是用来描述通过总线操作实现的CPU与存储器或外设之间的数据交换一个总线周期至少包含4个时钟周期。在存储器和外设速度比较慢時要在T3之后插入一个或几个等待状态TW,取决于何时收到有效READY信号即T3的下降沿处的READY信号(低);每个TW的下降沿处的READY信号采样(低)。

}

13. 设CPU 内部结构如图9.4 所示此外还设囿R1~R4 四个寄存器,它们各自的输入和输出端都

与内部总线相通并分别受控制信号控制(如R2i 为寄存器R2 的输入控制;R2o 为R2 的输出控

制)。要求从取指令开始写出完成下列指令所需的全部微操作和控制信号。

解:(1)ADD R2@R4 的指令周期信息流程图及微操作控制信号如下:

}

我要回帖

更多关于 地址译码方式 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信