8bit 100序列检测器器

本报告共包含5个VHDL程序的设计: VHDL程序1:计时器. VHDL程序2:序列计数器. VHDL程序3:脉冲宽度处理电路设计. VHDL程序4:01011100序列检测器器. VHDL程序5:赛跑计时秒表. 一 计时器 设计任务和原理介绍: 假定輸入时钟周期为1秒我们根据这个时钟周期进行计数,设立了3个计数器分别是秒计数器,分钟计数器小时计数器。每次输入的时钟上升沿来临直接驱动秒计数器。如果秒计数器值为59(二进制为111011)则秒计数器恢复为0,否则则秒计数器加1;在此情况下接着查看分钟计数器的值如果此时分钟计数器值也为59(二进制为111011),则分钟计数器值恢复为0否则分钟计数器加1;在秒计数器与分钟计数器都为59的情况下,还需查看小时计数器的值如果此时小时计数器的值为23(二进制10111),则小时计数器的值恢复为0否则小时计数器的值加1.

}
采纳数:0 获赞数:0 LV2

你对这个回答嘚评价是

你对这个回答的评价是?

}

我要回帖

更多关于 100序列检测器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信