D触发器波形的简单波形图求解

D触发器波形中RD为下降沿触发的“复位”端口,当R脉冲的下降沿来临时触发器被置“0”。即Q1=Q2=0Q1'=Q2'=1。从图中的接法可知此时D1=1,D2=1当脉冲A或B的上升沿到来时,对应的触发器將翻转成Q=1Q'=0。(D触发器波形的触发脉冲为上升沿触发) 分析图像: 第一个R将Q1、Q2置“0",D1=D2=Q1'=Q2'=1; 接着来的A将Q1翻转成“1", 于是D2=Q1'=0(Q2保持不变)。 接下來的2个B只能将Q2维持在"0"(因为D2=0) 第二个R将Q1、Q2再次置“0",D1=D2=Q1'=Q2'=1; 接着来的B脉冲上升沿先于A于是Q2翻转成“1", 于是D1=Q2'=0。(Q1保持不变) 由于D1=0,A脉冲只能讓Q1=0同时D2=1,B脉冲只会让Q2=1在下一个R脉冲到来之前两个触发器只能维持在这一个稳态之中 第三个R将Q1、Q2再次置“0"…… 结论: 这是一个“抢答”電路,R脉冲是“开始抢答”指令A、B是两个参与抢答的信号。先发出者与之对应的触发器就翻转为“1”,同时锁定了另一个触发器不能翻转

}

凡是在时钟信号作用下逻辑功能苻合表1所示特性表所规定的逻辑功能者就叫做D触发器波形。

表1 D触发器波形的特性表
0 0

D触发器波形的状态转换图如图1所示

图1 D触发器波形的狀态转换图

从表1可知,D触发器波形只有一个输入端D其结构形式也有多种,图2所示为边沿型D触发器波形的逻辑图形符号图2(a)所示为上升沿触发,图2(b)所示为下降沿触发

图2(a) 上升沿触发 图2(b) 下降沿触发
}

[例] 设触发器初始状态为 触发器初始状态为 0试对应输入波形画出 0 Q 端波形。 按逻辑功能的不同特点逻辑电路可分为两大类: ? ? 组合逻辑电路☆ CP = 0 时,同步触发器 CP = 1 时触发器根據 J、K 信号取 时序逻辑电路 状态不变。 值按照 JK 功能工作。组合逻辑电路的动作特点 CP ? 组合逻辑电路任意时刻的稳定输出仅取决于该时刻的输叺 J 取值组合与电路原来的状态无关。 1J Q CP C1 组合逻辑电路的电路结构 ..

}

我要回帖

更多关于 d触发器波形 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信