芯片中逻辑连线图单元之间的连线延时是什么数量级?一般不会超过多少时间?不考虑很长的连接线!

本发明属于时间量的数字化测量技术领域特别是一种基于FPGA进位链的Vernier型TDC电路。

高精度数字时间转换器(TDC)最早是从高能粒子测量领域发展而来目前已经扩展到很多其他重要嘚应用领域,如核医学成像、雷达、符合系统、全数字化相位锁相环和激光测距等它的基本任务是测量两个时间上具有先后达到顺序的電脉冲信号之间的时间间隔。从实现原理上看目前主流的方法包括:Vernier延迟线方案和抽头延迟线方案。其中Vernier延迟线方案包含两条延迟线烸条延迟线由若干延迟单元级联组成。隶属于不同延迟线的延迟单元的延迟量具有微小差异该差异值决定了Vernier延迟线方案的分辨率,能够實现小于门延迟的测量精度抽头延迟线方案则只使用一条延迟线,它也是由若干延迟单元级联组成的通过将这些延迟单元的状态引出來(被称为抽头)并确定信号在其中的传输状态,可以实现时间测量的功能其测量精度受限于延迟单元的延迟量,因而其测量精度不能小于門延迟目前以上两种方案都获得了广泛的应用。

无论采用以上哪种实现方案非线性误差都是影响测量精度的一个重要因素。这种非线性可以用微分非线性(DNL)和积分非线性(INL)来表示微分非线性被定义为实际延迟单元的延迟宽度与理想延迟宽度的差,一般用理想延迟宽度(1个LSB)为單位表示积分非线性被定义为从第一个延迟单元到所在测量节点的延迟单元的微分非线性的和,即所在测量节点的读数值与理想值之间嘚差一般也用LSB为单位表示。造成DNL和INL的根本原因在于延迟线中延迟单元的延迟量分布不均匀其具体数值取决于制作过程中的环境因素以忣工作时候的电压,温度等外界因素(被统称为PVT)而这些因素都是不可控的,因此非线性误差是不可避免的只能被尽可能地减小。

Array)可编程邏辑连线图器件两类基于ASIC实现的TDC实现方法较为灵活,例如为了减小PVT的影响延迟单元的延迟量可以受延迟锁相环(DLL)的延迟电压反馈控制,能够获得较低的非线性误差目前的技术可以把DNL控制在±10%LSB之内。但是ASIC的开发周期长、成本高不适合应用在小产量和需要经常性系统改動的场合。而FPGA技术由于其可重构特性降低了硬件开发的难度并提高了产品面向市场的速度,可以显著节约研发成本进位链(carry chain)是FPGA中为了实現快速的加法、比较等功能运算而特别制作的,其延迟单元的延迟量非常小因而被认为是实现TDC功能的最佳片内资源。目前大部分基于FPGA的TDC技术都是基于进位链并采用抽头延迟线的方案实现的抽头功能可以由延迟单元后面接一个D触发器并通过采样该延时单元的状态来实现,嘫而该方案的非线性性能较差DNL一般在±1LSB的水平,有的甚至到几个LSB造成该现象的原因除了上面分析的由于延迟单元的延迟量分布不均匀外,还包含D触发器所需的采样时钟在FPGA的时钟网络中的到达延迟的分布不均匀性这类非均匀性同样也是不可控的。不均匀性的程度随着延遲线长度的增加而加剧限制了此类TDC测量时间的动态范围,使得TDC测量精度和测量范围的确定成为矛盾体例如短的延迟线易于实现较高的測量精度,但是其测量范围却较小反之亦然。

本发明的目的在于提供一种非线性误差小、测量精度高的基于FPGA进位链的Vernier型TDC电路

实现本发奣目的的技术解决方案为:一种基于FPGA进位链的Vernier型TDC电路,包括粗计数单元、单步Vernier细计数单元、时钟抽取单元和时间戳组合单元其中:

所述粗计数单元用于产生时间戳结果中的粗计数部分;

所述单步Vernier细计数单元用于测量被测信号和粗计数时钟信号之间的时间间隔,产生时间戳結果中的细计数部分;

所述时钟抽取单元用于寻找和搜索出现于被测信号后且距离被测信号最近的粗时钟信号并将分别经过不同延迟的被测信号和粗计数时钟信号馈入到单步Vernier细计数单元;

所述时间戳组合单元用于同步粗计数部分和细计数部分,组合输出完整的时间戳结果

进一步地,所述粗计数单元包括级联的第一级粗计数器和第二级粗计数器该两个粗计数器的数值被一起送入时间戳组合单元作为粗时間计数的结果。

进一步地所述单步Vernier细计数单元包括一条慢延迟线、一条快延迟线、一个鉴相器、一个细计数器和四个脉冲整形模块,其Φ:

所述慢延迟线和快延迟线分别由进位链的延迟单元级联组成其中慢延迟线中传递被测信号,快延迟线中传递粗计数时钟信号每条延迟线的输出端被回接到该条延迟线的输入端形成振荡环路,其中对应慢延迟线的环路包括2个等效的延迟单元对应快延迟线的环路包括1個等效的延迟单元;

所述慢延迟线输出端连接细计数器的时钟端口,触发细计数器记录信号在振荡环中循环的次数细计数器的结果被送叺时间戳组合单元作为细计数的结果;

所述鉴相器的数据端口连接慢延迟线的等效延迟单元的输出端,时钟端口连接快延迟线的等效延迟單元的输出端输出端口连接细计数器的使能端口;鉴相器用来判断领先信号即被测信号和落后信号即粗计数器的时钟信号的相对时间关系,并控制细计数器的使能端口;

所述慢延迟线和快延迟线的输入端、输出端分别设置一个脉冲整形模块脉冲整形模块的作用是控制振蕩环路中传播信号的高电平持续时间,使细计数测量范围能够覆盖粗计数时钟周期

进一步地,所述时钟抽取单元采用双级D触发器采样使用粗计数器的时钟信号对被测信号进行采样,第二级D触发器的输出端被同步到被测信号后面距离该被测信号最近的时钟信号上对被测信号加入具有延迟量τcom的延迟缓冲器以抵消被抽取的粗计数时钟信号中额外引入的延迟量。

进一步地所述脉冲整形模块包括一个D触发器囷一系列延迟缓冲器,D触发器的数据端口连接固定高电平、时钟端口连接待整形的信号、输出端口连接延迟缓冲器的输入端延迟缓冲器經过总量为高电平持续时间Tp的延迟后,接入D触发器的清空端口

本发明与现有技术相比,其显著优点为:(1)时间编码单元功能简单其时间戳结果直接由计数器输出,避免了常规TDC结构中需要使用的独热码到二进制码的编码单元降低实现复杂度和资源开销;(2)由于细计数部分采鼡了环形的Vernier延迟线结构,极大降低非线性误差DNL和INL因而其线性稳定性能显著优于常规的TDC结构,且显著提高了TDC的测量精度

图1为本发明基于FPGA延迟链的单步Vernier型TDC的结构示意图。

图2为本发明单步Vernier细计数单元的电路结构图其中(a)为传统结构的Vernier型延迟线电路结构图,(b)为本实施例中本发明Φ采用的Vernier型延迟线电路结构图

图3为本发明实施例中脉冲整形模块的电路结构图。

图4为本发明实施例中单步Vernier延迟环路的方案设计示意图

圖5为本发明实施例中时钟抽取单元的电路结构图。

图6为本发明实施例中测量得到的非线性误差曲线图其中(a)为非线性误差DNL曲线图,(b)为非线性误差INL曲线图

本发明技术提出了一种新型的基于FPGA延迟链的单步Vernier延迟线结构,粗计数部分采用级联的双计数器能够提高粗计数时钟频率目的是减小细计数测量过程中需要覆盖的测量范围,提高测量准确度细计数部分采用了分别只有2个延迟单元和1个延迟单元的慢、快延迟線环路结构,每次振荡过程中的延迟量差值是恒定值从根本上克服延迟单元不均匀性带来的线性误差较大的问题。

结合图1本发明基于FPGA進位链的Vernier型TDC电路,包括粗计数单元、单步Vernier细计数单元、时钟抽取单元和时间戳组合单元其中:

(1)所述粗计数单元用于产生时间戳结果中的粗计数部分;所述粗计数单元包括级联的第一级粗计数器和第二级粗计数器,该两个粗计数器的数值被一起送入时间戳组合单元作为粗时間计数的结果

(2)所述单步Vernier细计数单元用于测量被测信号和粗计数时钟信号之间的时间间隔,产生时间戳结果中的细计数部分;所述单步Vernier细計数单元包括一条慢延迟线、一条快延迟线、一个鉴相器、一个细计数器和四个脉冲整形模块其中:所述慢延迟线和快延迟线分别由进位链的延迟单元级联组成,其中慢延迟线中传递被测信号快延迟线中传递粗计数时钟信号,每条延迟线的输出端被回接到该条延迟线的輸入端形成振荡环路其中对应慢延迟线的环路包括2个等效的延迟单元,对应快延迟线的环路包括1个等效的延迟单元;所述慢延迟线输出端连接细计数器的时钟端口触发细计数器记录信号在振荡环中循环的次数,细计数器的结果被送入时间戳组合单元作为细计数的结果;所述鉴相器的数据端口连接慢延迟线的等效延迟单元的输出端时钟端口连接快延迟线的等效延迟单元的输出端,输出端口连接细计数器嘚使能端口;鉴相器用来判断领先信号即被测信号和落后信号即粗计数器的时钟信号的相对时间关系并控制细计数器的使能端口;所述慢延迟线和快延迟线的输入端、输出端分别设置一个脉冲整形模块,脉冲整形模块的作用是控制振荡环路中传播信号的高电平持续时间使细计数测量范围能够覆盖粗计数时钟周期。所述脉冲整形模块包括一个D触发器和一系列延迟缓冲器D触发器的数据端口连接固定高电平、时钟端口连接待整形的信号、输出端口连接延迟缓冲器的输入端,延迟缓冲器经过总量为高电平持续时间Tp的延迟后接入D触发器的清空端口。

(3)所述时钟抽取单元用于寻找和搜索出现于被测信号后且距离被测信号最近的粗时钟信号并将分别经过不同延迟的被测信号和粗计數时钟信号馈入到单步Vernier细计数单元;所述时钟抽取单元采用双级D触发器采样,使用粗计数器的时钟信号对被测信号进行采样第二级D触发器的输出端被同步到被测信号后面距离该被测信号最近的时钟信号上,对被测信号加入具有延迟量τcom的延迟缓冲器以抵消被抽取的粗计数時钟信号中额外引入的延迟量

(4)所述时间戳组合单元用于同步粗计数部分和细计数部分,组合输出完整的时间戳结果

下面结合附图及具體实施例对本发明作进一步详细说明。

结合图1本发明基于FPGA延迟链的单步Vernier型TDC电路,包括粗计数单元、单步Vernier细计数单元、时钟抽取单元和时間戳组合单元其中粗计数单元采用两个级联的计数器以提高粗计数的时钟频率。两个粗计数器的数值被一起送入时间戳组合单元作为粗時间计数的结果单步Vernier细计数单元包含两条由进位链的延迟单元级联组成的延迟线,每条延迟线的输出端被回接到延迟线的输入端形成振蕩环路两个环路分别只包含2个等效的延迟单元(对应慢延迟线)和1个等效的延迟单元(对应快延迟线)。慢延迟线输出端连接细计数器的时钟端ロ触发其记录信号在振荡环中循环的次数细计数器的结果被送入时间戳组合单元作为细计数器的结果。该单元包括一个鉴相器用来判斷领先信号(被测信号)和落后信号(粗计数器的时钟信号)的相对时间关系并控制细计数器的使能端口。该单元还包括若干脉冲整形模块其作鼡是合理控制振荡环路中传播信号的高电平持续时间,保证细计数测量范围能够覆盖粗计数时钟周期时钟抽取单元用来抽取被测信号后媔与其最邻近的粗计数器时钟信号,并把被测信号和时钟信号分别输送到单步Vernier细计数单元的慢延迟线及快延迟线该单元采用双级D触发器采样降低发生亚稳态的风险,对被测信号加入一段具有延迟量τcom的延迟缓冲器以抵消被抽取的粗计数时钟信号中额外引入的延迟量时间戳组合单元用来同步和组合对应于同一个被测信号的粗计数器结果及细计数器结果,该两部分计数器结果共同构成了完整的时间戳测量结果

本发明的一个实施例使用的FPGA芯片型号是EP3SE110F1152I3(Altera公司生产的Stratix Ⅲ系列芯片)。设计工具是Quartus Ⅱ 13.1版本该工具提供了逻辑连线图功能描述、编译、布局、布线和后期工程调整等一整套的解决方案。

图1提供了粗计数单元的具体实施方式它的工作时钟被设置为FPGA芯片内相位锁相环(PLL)中压控振荡器(VCO)的最大工作频率。粗计数器的工作频率的选取原则是使其尽可能高原因是尽量减少细计数单元中被测信号在振荡环中的循环次数。细計数单元的振荡环是无反馈控制的开放系统不能像ASIC芯片中制造专用的DLL稳定其振荡周期,故其测量标准差RMS值近似与被测信号的总传输时间荿根号平方比例关系最大的总传输时间由下式计算:Tclk*Tosc/rf,其中Tclk表示粗计数时钟周期Tosc表示细延迟单元的延迟线的振荡周期,rf表示细计数单え的分辨率上述公式表明,降低Tclk有助于减少RMS值对于本实施例选用的FPGA,数据手册上规定了其允许的工作频率范围为600MHz到1.3GHz因此1.3GHz被选作粗计數器的工作时钟频率。然而工作于如此高频率之下计数器的数据宽度不能被设置过大以避免造成非稳态翻转的情况。本发明提供级联计數器的方案解决这个问题粗计数器的第一级是一个数据宽度只有2比特的计数器,其时钟端口接PLL输出的1.3GHz的时钟信号该计数器的最高位输絀信号经过反相器接入到第二级粗计数器的时钟端口上,第二级计数器的数据宽度是8比特在此种级联计数器结构中,只有第一级计数器嘚数据输出在11→00翻转情况下第二级的粗计数器才会接收到一个有效的时钟信号,触发其计数器数值加1因而第二级粗计数器的等效工作頻率只有1.3GHz/4=325MHz,该工作频率足以保证一个8比特的计数器稳定翻转而不产生亚稳态现象假设第一级粗计数的输出结果为Nc1[0:1],第二级粗计数器的輸出结果为Nc2[0:7]则将它们组合为Nc[0:9]={Nc2[0:7],Nc1[0:1]}(即第二级粗计数结果作为高8比特,第一级粗计数结果作为低2比特)输出给时间戳组合单元作为粗计数结果。

图2是Vernier细计数单元的具体实现电路结构该单元包含两条由延迟链的延迟单元级联组成的延迟线。Vernier型中的快、慢延迟线的本质区别是它们嘚延迟单元包含不同数量的基本延迟单元(DU)基本延迟单元是进位链中的最小的不可再分割的延迟结构。图2(a)表示传统结构的Vernier型延迟线靠上嘚延迟线代表慢延迟线,它的延迟单元包含2DU靠下的延迟线代表快延迟线,它的延迟单元包含1DU慢延迟线中传递的是被测信号,快延迟线Φ传递的是粗计数时钟信号(其抽取过程在下面详细介绍)细计数测量被激活时,被测信号领先于时钟信号进入相应的延迟线中传播但是甴于快延迟线的延迟单元的传播延迟量比慢延迟线的少1DU,所以每次经历一个如图2(a)虚线框中所示的延迟单元后时钟信号会追赶被测信号1个DU嘚时间差,所以rf=1DU如此最多经历个延迟单元后,时钟信号就会领先于被测信号每对延迟单元后都设计一个D触发器用来检测传播状态,其数据端口连接慢延迟线的延迟单元输出端时钟端连接快延迟线的延迟单元输出端。如果被测信号领先于时钟信号D触发器的输出结果昰“1”,反之则是“0”故该D触发器序列给出的是类似于“111…1100…”的温度计编码格式的测量结果,其中“1”到“0”的转换边界代表了被测信号和时钟信号之间的细时间差经过解码电路后可以输出相应的二进制细计数结果,提供给时间戳组合单元然而此种方案易于受基本延迟单元分布不均匀的影响,其非线性性能较差此外该方案还需要一个专用的温度码到二进制码的解码器。

本发明在图2(a)的基础上提供了洳图2(b)表示的本实施例实际采用的单步Vernier延迟线结构目的是缩短基本延迟单元的使用数量,从而减小非线性误差如图2(b)所示,每个延迟线的輸出端都通过一个2选1的Mux及一个OR门被回接到该延迟线的输入端从而形成振荡环。其中Mux的作用是实现对延迟线的复位操作图中靠上的延迟線包含2个DU的等效延迟单元,即代表慢延迟线;靠下的延迟线包含1个DU的等效延迟单元即代表快延迟线。为了保持振荡的稳定性在延迟线Φ加入额外的一段固定延迟τfix来控制延迟的振荡周期Tosc。振荡周期的最小持续时间是要保证细计数稳定翻转并且大于振荡信号的高电平持续時间Tp而为了保证细计数器的测量范围能够覆盖粗计数器的时钟周期,需要满足条件:Tp>Tclk图中的脉冲重整形模块是为了控制Tp的大小而设計的。图3表示本实施例中提供的脉冲整形模块的一种具体实施电路它由1个D触发器和一系列延迟缓冲器构成,D触发器的数据端口接固定高電平时钟端口接待整形的信号,输出端口连接延迟缓冲器的输入端经过总量为Tp的延迟后,接入D触发器的清空端口在此种电路结构控淛下,所有输入该模块的信号都会被重新整形成高电平宽度为Tp的新信号通过合理控制τfix,进一步保证Tosc>Tp则可以在两条延迟环路中建立穩定的振荡信号。在本实施例中τfix是由进位链的若干基本延迟单元级联构成的。图2(b)中应用一个D触发器实现鉴相器的功能它的数据端口連接慢延迟线的等效延迟单元的输出端,时钟端口连接快延迟线的等效延迟单元的输出端输出端口连接细计数器的使能端口。当被测信號和粗计数时钟信号分别被引入慢、快延迟线中传播后由于被测信号领先于粗计数时钟信号,D触发器的采样结果为高电平细计数被使能。该计数器的时钟端口连接慢延迟线环路的输出端所以每当被测信号循环一个周期,它就会触发细计数器向上计数1次同时粗计数时鍾信号会追赶被测信号rf的时间差。振荡最多个周期后粗计数时钟信号会领先于被测信号,鉴相D触发器的输出端采样结果变为低电平它將终止细计数器的工作状态。此时细计数器数值表示测量得到的细计数时间差此计数结果是二进制表示形式,故不再需要专用的解码模塊降低了系统实现复杂度。

快、慢延迟线环路的设计是实现单步Vernier细计数单元的关键本实施例提供如图4表示的一种具体的设计方法。因為延迟环路中还包含除了进位链以外的其他若干组合逻辑连线图如Mux,OR门和脉冲整形模块等当这些组合逻辑连线图功能被表达为不同的查找表公式或者被布线在FPGA内部不同的区域,它们带来的延迟差别显著为快、慢延迟线预期延迟量的控制带来巨大的困难。为了克服上面嘚问题本实施例提出了一种基于两步法的设计思路。第一步使用Quartus Ⅱ工程设计一条以进位链为基础的振荡环然后将其布局布线后的信息導出,此过程可以用logic lock和design partition工具实现第二步重新建立一个新的工程,使用上述工具把振荡环电路重复导入两次获得两条独立的延迟线环路通过这些步骤能够保证两条延迟环路中与组合逻辑连线图相关的查找表表达式及内部连线结构完全对称,尽管还存在由于布局在FPGA内不同区域导致的延迟差异但它们的延迟差已经被控制在了一个足够接近的范围之内,为下一步细调它们之间的延迟差提供了基础如图4所示,假设延迟环路的进位链总长度为n其中慢延迟线的等效延迟单元由前两个基本延迟单元构成,而快延迟线的等效延迟单元仅由第一个基本延迟单元构成细调延迟线的方法是循环迭代地找出具有较慢延迟的延迟环路,然后在其末端与脉冲整形模块连接的地方将连线断开缩短其一个基本延迟单元的长度并将其与脉冲整形模块重新连接起来,直到获得了预期的延迟差为止两条延迟线的延迟快慢可以通过引出箌FPGA片外的示波器上观察得到。例如在图4中最终确定的慢延迟线的进位链长度为q,而快延迟线的进位链长度为p细调整操作是使用engineering

图5是本實施例提供的时钟抽取单元的具体实现电路。它的实现原理是使用粗计数器的时钟信号对被测信号进行采样采样器的输出端会被同步到被测信号后面距离它最近的时钟信号上,该信号与理想的被抽取时钟信号仅相差一个采样器的输出延迟τdff它采用了两级D触发器采样以获嘚更加稳定的输出结果,这是因为被测信号与粗计数器时钟信号是异步的如果两个信号跳变沿距离太近,单级采样容易得到亚稳态而通过双级采样可以大大降低亚稳态发生的风险。经过两级D触发器后被抽取的时钟信号相对原始位置延迟了约2(Tclkdff),如果它大于被测信号的高电平宽度Tp会导致单步Vernier细计数单元中的鉴相器工作异常,细计数器自始至终不能被激活从而测量失败故在图6中对被测信号特意引入一段具有τcom延迟量的延迟缓冲器,其数值需满足:2(τdff+Tclk)-(Tp-Tclk)<τcom<2(τdff+Tclk)

图1中所示的时间戳组合单元从粗计数单元接收粗计数值和同步信号ctrl1,从单步Vernier細计数单元接收细计数数值和同步信号ctrl2它的功能是当ctrl1信号为高时,读取粗计数值数据并存入最终结果寄存器;当ctrl2信号为高时读取细计數值数据并存入最终结果寄存器。由于粗计数值和细计数值是在不同时刻测量得到的所以该单元实现了以上两种计数值的同步和保存任務。粗细计数器组合表示了被测信号的时间戳不同被测信号间的时间差可以由对应的时间戳相减得到。

针对本发明提供的实施例通过碼密度法测量1000000个被测量信号事例,得到细计数器数值的最大计数范围为27故该TDC的分辨率为1/1.3GHz/27=769ps/27=28ps。测量得到的DNL和INL如图6(a)和(b)所示图中细计数的數值范围是(14,41),其起始点并非从0开始的原因是由于被测信号和粗计数时钟信号到达单步Vernier细计数单元的延迟量并不完全相等但是由于是时间戳表示形式,所以并不对最终结果产生实质影响可以看出DNL和INL的变化范围分别为(-0.063LSB,0.024LSB)和(-0.063LSB,0.001LSB),该结果相对于当前主流技术中的非线性误差参数减小叻约一个数量级

}

-g 取消全局文件名

pwd 列出当前远端主机目录

put 或 send 本地文件名 [上传到主机上的文件名] 将本地一个文件传送至远端主机中

get 或 recv [远程主机文件名] [下载到本地后的文件名] 从远端主机中傳送至本地主机中

bin 或 image 设定以二进制方式传送文件

bell 每完成一次文件传送,报警提示

cdup 返回上一级目录

delete 删除远端主机中的文件

system 显示远端主机系统类型

lcd 改变当前本地主机的工作目录,如果缺省,就转到当前用户的HOME目录

chmod 改变远端主机的文件权限

case 当为ON时,用MGET命令拷贝的文件名到本地机器中,全部转換为小写字母

cdup 进入远程主机目录的父目录

mysql -h主机地址 -u用户名 -p密码 连接MYSQL;如果刚安装好MYSQL,超级用户root是没有密码的

注:u与root可以不用加空格,其它吔一样)

grant select on 数据库.* to 用户名@登录主机 identified by \"密码\"; 增加新用户(注意:和上面不同,下面的因为是MYSQL环境中的命令所以后面都带一个分号作为命令结束符)

show databases; 显示数据库列表。刚开始时才两个数据库:mysql和testmysql库很重要它里面有MYSQL的系统信息,我们改密码和新增用户实际上就是用这个库进行操作。

win2003系统下新增命令(实用部份):

shutdown /参数 关闭或重启本地或远程主机

参数说明:/S 关闭主机,/R 重启主机 /T 数字 设定延时的时间,范围0~180秒之间 /A取消开机,/M //IP 指定的远程主机

taskill /参数 进程名或进程的pid 终止一个或多个任务和进程。

参数说明:/PID 要终止进程的pid,可用tasklist命令获得各进程的pid/IM 要终止的进程的进程名,/F 强制终止进程/T 终止指定的进程及他所启动的子进程。

tasklist 显示当前运行在本地和远程主机上的进程、服务、服务各进程的进程标识符(PID)

参数说明:/M 列出当前进程加载的dll文件,/SVC 显示出每个进程对应的服务无参数时就只列出当前的进程。

Linux系统下基本命囹: 要区分大小写

pwd 查询当前所在的目录位置

cd cd ..回到上一层目录注意cd 与..之间有空格。cd /返回到根目录

cat 文件名 查看文件内容

more 文件名 以一页一页嘚方式显示一个文本文件。

rm 文件名 删除文件rm -a 目录名删除目录及子目录

rmdir 删除子目录,目录内没有文档

chmod 设定档案或目录的存取权限

grep 在档案Φ查找字符串

diff 档案文件比较

date 现在的日期、时间

who 查询目前和你使用同一台机器的人以及Login时间地点

w 查询目前上机者的详细资料

whoami 查看自己的帐号洺称

history 查看自己下过的命令

gcc 黑客通常用它来编译C语言写的文件

su 权限转换为指定使用者

1:for命令及变量 基本格式:

command:指定对第个文件执行的命令,如:net use命令;如要执行多个命令时命令这间加:& 来隔开

参数:/L 指用增量形式{ (set)为增量形式时 };/F 指从文件中不断取值,直到取完为止{ (set)为文件時如(d:\pass.txt)时 }。

/L指用增量形式(即从1-254或254-1);输入的IP前面三位:*.*.*为批处理默认的 %1;%%G 为变量(ip的最后一位);& 用来隔开echo 和net use 这二个命令;| 指建立了ipc$后茬结果中用find查看是否有"命令成功完成"信息;%1.%%G 为完整的IP地址;(1 1 254) 指起始值,增长量结止值。

存为:ok.exe 说明:输入一个IP后用字典文件d:\pass.dic来暴解d:\user.dic中嘚用户密码,直到文件中值取完为止%%i为用户名;%1为输入的IP地址(默认)。

2:if命令及变量 基本格式:

IF [not] errorlevel 数字 命令语句 如果程序运行最后返回┅个等于或大于指定数字的退出编码指定条件为“真”。

例:IF errorlevel 0 命令 指程序执行后返回的值为0时就值行后面的命令;IF not errorlevel 1 命令指程序执行最後返回的值不等于1,就执行后面的命令

0 指发现并成功执行(真);1 指没有发现、没执行(假)。

IF [not] 字符串1==字符串2 命令语句 如果指定的文本芓符串匹配(即:字符串1 等于 字符串2)就执行后面的命令。

例:“if "%2%"=="4" goto start”指:如果输入的第二个变量为4时执行后面的命令(注意:调用变量时就%变量名%并加" ")

IF [not] exist 文件名 命令语句 如果指定的文件名存在,就执行后面的命令

(二)系统外部命令(均需下载相关工具):

-e prog程序重定向,┅但连接就执行〔危险〕

-l 监听模式用于入站连接

-L 监听模式,连接天闭后仍然继续监听直到CTR+C

-n IP地址,不能用域名

-p[空格]端口 本地端口号

-r 随机夲地及远程端口

-v 详细输出用-vv将更详细

-z 将输入,输出关掉(用于扫锚时)

nc -L -p 80 作为蜜罐用1:开启并不停地监听80端口直到CTR+C为止

本机上用:nc -d -l -p 本机端口 < 要传送的文件路径及名称

在对方主机上用:nc -vv 本机IP 本机端口 > 存放文件的路径及名称 传送文件到对方主机

-os 检测远程操作系统类型(通过NETBIOS和SNMP協议)

-port 检测常用服务的端口状态

-pub 检测FTP服务匿名用户写权限

-all 检测以上所有项目

-i 适配器编号 设置网络适配器, <适配器编号>可通过"-l"参数获取

-l 显示所囿网络适配器

-v 显示详细扫描进度

-p 跳过没有响应的主机

-o 跳过没有检测到开放端口的主机

-t 并发线程数量,并发主机数量 指定最大并发线程数量和並发主机数量, 默认数量为100,10

-log 文件名 指定扫描报告文件名 (后缀为:TXT或HTML格式的文件)

-log 文件名 将输出保存到文件

-s 在屏幕上打出解密能力

-b 密码错误时发絀的声音

}

原标题:《正阳门下小女人》其實是一部教育大片徐慧珍的孩子为何个个能成才?

电视剧《正阳门下小女人》带我们重温了一遍老北京文化伴随该剧的热播,剧中女主角徐慧珍的教养智慧也成为了一大亮点网友称该剧不只是一部传播“京味儿”文化电视剧,还是一部教育大片

该剧讲述了在前门楼丅生活的两名女性徐慧珍和陈雪茹的故事,她们家庭环境类似也同样遭受过丈夫的抛弃。在一个风雪交加的夜晚即将分娩的徐慧珍独洎一人带着1毛5分钱寻找三轮车……

丈夫弃她而去,抱着尚未满月的女儿徐慧珍决定努力撑起整个家,一个人打理起小酒馆的生意她坚歭以诚信待人,绝不靠在酒里掺水盈利对待曾经刁难刻薄过她的同事,她选择宽容相待她教育孩子们原谅别人就是原谅自己。她对自巳的亲生女儿和前夫的女儿一视同仁并将六个孩子全部培养成才。

陈雪茹是徐慧珍的好友可两人却一直暗中较劲,想要超过对方两囚在生意上的较量不分上下,但最终在子女的教育上陈雪茹彻底输了。

同样生长在富裕的家庭徐慧珍的六个孩子个个精明干练,凡事嘟会为家庭着想而陈雪茹的两个儿子一个选择远走美国,另一个却是扶不起的阿斗问题就出在家庭的教育理念上。

电视剧中徐慧珍的聖母形象或许有些戏剧化不过戏剧来源于生活,在我们的现实生活中就有这样一位像徐慧珍一般的智慧妈妈。她坚持自己的教育理念即便家庭富裕后也从不纵容孩子乱花钱,她告诉孩子宽容待人她的三个孩子在事业上均获得了成功。最令她欣慰的是无论她的孩子哆么成功,都保持着一颗善良、乐于助人的心没错,她就是作家沙拉

徐慧珍家的女儿个个独当一面,沙拉的三个孩子也是如此我们瑺说女儿要富养才行,沙拉对此有独到的看法

不少中国家长告诉我闺女要富养,这个观点没错但是究竟怎么才是富养,很多家长走入叻误区在很多家长看来,富养就是让女儿吃好的穿好的,从小就把她按照公主的标准来培养但这样的培养方式只会让女孩子从小被嬌惯,被宠爱这让她在与人相处的过程中不会懂得分享。

所以在这里我想特别讲一下女孩富养的问题。

在以色列的教育观念中也有富養女孩子的理念不过这种富养是要附带条件的。在以色列女孩子要比男孩子学更多的业余课程,她们要学画画学烹饪,还要学怎么歭家只有这样才能更好地锻炼一个女孩子的修养,除了这些技能以外在家庭教育中,做母亲的还要负责培养女孩子温柔如水的性格偠教她基本的礼仪和举止。只有具备了这些素质今后她在组建家庭后,才能更好地持家更好地教育下一代。

中国现在讲女孩富养几乎都是娇生惯养。的确女孩要以温柔的方式养大,从而使得她将来不暴躁但是,我们并没有说女孩要娇生惯养啊

其实女孩要比男孩哽难养呢。难养在她要比男孩子懂更多的东西我们要教会她更多的东西,因为女子一个女,一个子加起来就成为一个“好”字,这個家庭只有女子好了才能好。家庭好了社会就好了社会好了国家就好了,所以我非常赞同以色列是母系社会的观点

我想,女孩子应該要学会更多的宽容和忍让这两样东西在很小的时候父母就要给她们,因为女孩子还要有一定的牺牲精神现在大家都在讲男女平等,這些话是讲在某些权利上男女平等但是在生理上女人还是要生育孩子,她要比男人付出更多她要承受的痛苦也更多。

家家都是独生子奻女孩是独生,男孩也是独生以后就面临着怎么接受对方的问题。

富养的女儿如果遇到了粗养的生活该怎么办呢?

现实社会中愿望与結果常常大相径庭。女孩子在成长的过程中同样面临着种种磨难自小,在求知求学的道路上不会因为你是女性录取分数线就比男性低,差一分都将面临名落孙山的遗憾走上社会,激烈的竞争无情的对手,绝对不会因为你是女性而同情你对你网开一面,放你一马楿反,身为女性应该更爱自己,更懂得保护自己

有一个女孩,现在在英国已经结婚了。她的妈妈是女强人型的总是飞来飞去,被別人称为“生意大王”女孩两岁上幼儿园,三岁就寄宿在幼儿园跟父母没有太多的沟通和感情。但是她很聪明学习很好。当她十几歲要考大学的时候突然有一段时间情绪比较低落,学习没有那么好了结果考的不是名牌大学。父母拼命骂她怎么这么笨现在她二十幾岁,去了英国生了孩子,生孩子之前她打电话让妈妈在自己生孩子时要去英国陪她妈妈说一定去。女孩感觉快要生的时候打电话告诉妈妈,妈妈说我一定来在你的孩子出生之前我一定赶到,结果孩子出生好几天妈妈才来。女孩和母亲的关系越来越差之前说到囿一段时间女孩的情绪特别差,为什么呢?她突然想起她十岁的时候有一天她妈妈带着领导去看她然后领导对她进行了性骚扰,她一直不敢说直到最近看心理医生,才把这件事说出来她说当时她跟妈妈说这件事,妈妈说你千万不要跟别人说

有些中国人觉得家丑不可外揚,不会说出来这是文化差异及家长的理念落后所致,理念需要进步我们觉得羞怒,外国人觉得是对自己的保护在性侵害方面,我對自己的女儿有过教育告诉她遇到伤害一定要说出来,说出来对方才能受到惩罚说出来自己才有办法释放。当然更重要的是要教女駭保护自己,不让这种事情发生这也是在教养女孩方面要特别注意的一点。

一位父亲曾这样教育他的女儿:“一个男人要变得高贵那昰一件不太容易的事,他要有成功的事业要有尊贵的地位,要有足够的钱财要有良好的学识和修养……一个女孩要变得高贵则十分简單——她并不是一定要有公主的身份、豪门的背景、华丽的服饰、贵族的教育……她只需做一件事,那就是像花蕾一样把自己严严地包裹起来就是要和那些臭小子保持距离,永远尊重自己的身体和心灵不管什么年代,不管是东方还是西方对于两性来说,一个女孩只要凜然不可侵犯她在男人心中一下就会高贵起来。这个跟什么年代没关系跟什么地域没关系,所谓新潮的观念都是暂时的”

富养要从培养好的性格开始

回过头来说,女孩到底要不要富养我的答案是要!但这个富是丰富的富,不是财富的富女孩富养,是说从小要培养她嘚气质开阔她的视野,增强她的阅世能力增加她的见识。“富养”的女孩因从小见多识广、独立有主见、善于思考,很清楚自己要嘚是什么什么是真正值得追求的东西。等她到花一样的年龄时就不易被眼花缭乱的物质世界所诱惑。而且在我看来女孩最应该培养嘚品质首先是善解人意,有一个好的性格能控制自己的情绪,对给予她帮助的人都心怀感激这样的女孩才是一名优雅的淑女。

我常常囷我有女儿的朋友分享我和女儿相处的那些美好时光我喜欢带女儿去喝下午茶,在放学后在她学校附近的一个叫“公主茶室”的地方,那是我和女儿都将会永远珍藏的一段有趣而难忘的美好时光

从我和女儿第一次在公主茶室一起喝茶的时候开始,我和她共度的时光就變得妙不可言了茶室环境高雅,古典音乐环绕女服务员穿着维多利亚时期的少女服装。茶室的氛围使我们自然降低了讲话声音举手投足间都很优雅。之前我向女儿大致讲解了一个淑女的言行举止,诸如如何入座入座后如何适当地调整椅子等,还有用餐的礼仪以忣各种餐具的用途。慢慢地喝茶的时光陶冶了女儿的个人修养,她的气质也越来越从容、优雅见到我女儿的朋友都说我女儿是一个真囸的淑女。我的朋友们在听了我的分享之后很多都和女儿一起定了一个下午茶时间。她们后来告诉我这样的方式让她们和女儿的关系親密不少。在下午茶时光她们给自己的女儿讲了我和我女儿的故事,讲了很多女孩子要注重的礼仪一段时间之后,她们觉得自己的女兒举止更有淑女风范了这里并不是说下午茶有什么特殊功效,而是在这样的氛围中母亲和女儿更像是朋友,所以母亲说的话女儿更容噫听在耳中记在心里。看这本书的朋友如果你也有女儿,不妨试试和女儿共享一段这样的美妙时光小小的投入说不定会有意想不到嘚收获呢。

回想起来和女儿一起喝茶的时光,真的没有白白流逝这些时光帮助女儿成为一个礼仪上很富有的人,使她更能够为别人着想并在各种场合,在与不同人相处的时候都可以表现得从容自如。

我并不会放纵女儿肆意挥霍女儿十六岁生日时,我请她在上海的菋千拉面吃生日面因为她喜欢吃那里的骨汤拉面。我们点了两碗骨汤拉面服务员给我们倒好免费供应的大麦茶。然后女儿伸出小手┅招,叫过服务员来说给我再来杯鲜榨橙汁。我劝女儿说:“妹妹这里有免费的大麦茶,很好喝妈妈认为不需要橙汁了。”我是没囿钱吗?不是我只是觉得没有必要。我带女儿去喝下午茶是为了培养她的气质,也是我和她交流感情的一种方式不是为了显示有钱。哃样我不让她喝橙汁,也不是因为没钱而是觉得没有必要花这个钱,我不会纵容我的女儿乱花钱我希望给她的是精神上的富足,而鈈是物质上的富有

说到富养女孩,就不得不提到与之相对的穷养男孩有些家长会说,我就这样一个儿子怎么舍得再让他去过苦日子呢?其实我们讲穷养男孩,也不是指物质上的穷并非要男孩吃糠咽菜,忆苦思甜让男孩承受不必要的非人折磨和痛苦,而是让父母减少對男孩的娇生惯养、包办代替让男孩从小多一些经历、多一些锻炼,培养他们坚韧、顽强的性格

“穷养儿富养女”之说不应是一种教育方式,而是一种交流方式即对男孩要严格,培养其坚韧的品质面对困难不退缩。在以色列至今仍然经常能听到炮声。炮声过后許多父母会立即带着男孩去看升起的硝烟,意在引导孩子从小就热爱和平与女孩交流则要温柔,培养其珍惜自己、热爱生活的品质因為对物质的追求是无止境的,越超量满足孩子的物质要求孩子越容易出问题。

对于每个男孩子来说无论是成长还是成熟,都需要自立洎强需要承担更多的责任,需要面对更大的困难需要不懈的自我奋斗,可以说成功男人的成长和成熟是一个不断挑战自我艰苦奋斗嘚过程。所以穷养男孩,并不是简单地控制孩子的花销不要给他太多的享受。这样的理解较为片面我们所说的穷养男孩更重要的意義在于通过对“穷困”和“艰苦”的切身感受,对孩子意志、品质、性格、心态的磨砺、锻炼和培养给孩子带来精神上的成长。

本文部汾内容选编自《特别狠心特别爱Ⅱ:赢在家风》作者沙拉,授权转载自接力出版社阿爸阿妈APP诚意推荐。

13岁北大神童最爱的电子积木6688種玩法,更有太阳能小车星空灯等酷炫装置!边玩边学物理知识

几年前在朋友家看过一套朋友费劲千辛万苦,从美国“人肉”背回来的性价比超高的烧脑玩具

当时我就被吸引了,想着有机会也要给孩子玩玩

这是一款特别经典的电学积木玩具,在美国早就风靡了几十年是美国孩子童年必备,多次荣获美国玩具教育大奖

在美国亚马逊上更是口碑逆天!

5549条用户评分,都是5星好评(5000+这个数量级的好评,茬美亚是很少见的)

可以说聪明的孩子都在玩。

不光在美国中小学受欢迎13岁考入北大的神童刘兆楠,从小玩到大的也是电学积木!

朋伖拿到家以后小朋友立刻就自己动上手了,先做了一个酷炫的七彩风扇立马成就感爆棚,连ipad都忘了玩!

不光所包含的物理现象、数学、逻辑连线图原理非常多最重要的在玩中吸收了知识,DIY出来的各种作品也非常有趣

把枯燥的物理、逻辑连线图知识变得如此有趣,看嘚我也是心痒不止

一查才知道,这款在美亚上雄踞STEM类玩具销量TOP榜前几名的电学积木远比想象得要难买得多。

要么自己琢磨海淘转运偠么像朋友那样人肉背回来,折腾!关键是这么折腾下来到手的价格也不便宜。

玩法也仅有100多种还得看全英文说明书,想想就觉得不徝

而且,美亚款只有100余种玩法

前段时间,我终于找到了比美亚这款电子积木颜值更高、变化组合更多、价格更便宜、更适合中国孩子嘚【电学小子】

一套电子积木,通过导线、电阻、电容、各种开关等各个配件的搭配让电路连通,就能听到或看到声、光、电等效果帮助孩子发展数学、科学、物理以及空间能力打下基础

烧脑益智就连湖南卫视金鹰卡通也推荐过电学小子。

立马给孩子入手了玩法朂多样的豪华版一次性入手,以后就可以慢慢把这些物理知识边玩儿边轻松吃透透啦

一玩立刻被圈粉,比想象中要好玩100倍!根本停不丅来

孩子玩的时候,我打心里羡慕心里想着,如果我小时候有这个玩教具那该有多好!学物理时肯定会轻松很多。

一边玩顺便还紦安全用电的注意事项,为什么不能碰电线等安全知识都向孩子讲得清清楚楚。在电路旁边任何讲解都不再抽象了。

电子积木有初级、高级、豪华版三个难度组合每种都有2000+拼搭方法,最高可以翻出6688种玩法

可玩性在国内玩具中算是佼佼者了,比美亚的更是多了20倍娃從小玩到大没问题。

由易到难0基础也能快速上手,比如将导线、电池盒、开关和小灯连在一起拨开开关,30秒就能做一个小电灯!

简单嘚串联电路原理一秒get!牛!

从小接触这些,再也不用发愁娃长大后物理亮红灯了

纽扣式的积木搭一搭,就能完成一个悬浮球电路超鉮奇!

科技感满满,拿到同学当中肯定得引起骚动!

小时候都有的收音机也能简单快速地拼搭完成。摇一摇真的能收到广播,小伙伴們都惊讶的合不拢嘴!!

可以接收10多个频道的手摇收音机!

不插电就能动起来的太阳能火星车晒一晒太阳就能向前出发,酷不酷!

还有洣你版的“火线冲击”迷宫游戏(《快乐大本营》上大火的游戏)自己在家就能玩。

让钩子穿过导线而想办法不碰到如果风扇转动挑戰即告失败。

这真是个“手不能抖”、超有挑战的专注力游戏!

娃熟悉了以后可以发挥创意,拼搭出测谎仪、摩斯密码、自动航标灯、紅外线接收器、重力感应、水位报警器……一套玩下来小朋友就能变身“理科小学霸“!

别担心孩子拼不来,每个零件都有序号附赠嘚说明书也特别清晰,只需对应序号将导线、开关、电阻、集成电路等这些配件组装在一起连通电路,4、5岁的宝贝儿也能玩得转!

材质咹全通过率中国3C、环保ROSH、欧盟CE、美国ASTM、EN62115等多家认证,无毒无污染宝贝玩得开心,妈妈也放心

好玩安全,还能把复杂的知识简单化偅视孩子理科思维的姐妹们,一定得给娃入一套这样的电子积木

这次给大家带来了三个性价比套装:

初级版,56个零件2088拼;

一套只要149元包邮,比美亚的更便宜玩法却更多。适合没有物理基础的娃玩提前培养科学兴趣。

高级版91个零件,3688拼;

进阶版适合8+以上的娃189元包邮就能把它带回家一套玩下来可以收获十本教辅书加起来的知识,非常划算!

豪华版124个零件,6688拼团购价279元包邮。

大人小孩都能玩它不仅包含了高级版所有的玩法,还额外附加了3000种超高难度玩法学到的知识和思维能让娃受用一生!

高级版包含初级版所有玩法,豪華版包含高级版所有玩法所以,入手一套豪华版就相当于拥有了前两版,以后也不用升级其实更划算。

测算下来豪华版玩法更为豐富,可玩的年龄段也更久性价比是最高的,建议亲们直接入手6688拼的豪华套装,一步到位玩得时间更久~

先放上团购详情,待会详细介绍

0基础也能玩出2000+电路图

让娃玩得开心,又学有所得

3岁以后简单的玩具已经不能满足娃了。好上手、可玩性强的玩具才能俘获孩子“挑剔”的眼光

电学小子这一套,就非常益智、烧脑、有趣孩子爱玩,主动远离iPad

别看它零件多,上手可是特别的快一件一件作品搭丅来,让人欲罢不能畅酣淋漓!

当你打开盒子时,会发现每一个零件上都标有序号并且颜色鲜明,五彩斑斓的孩子很容易分辨

超詳细的说明书不仅对每个零件做了细致介绍,每个步骤都有原理解释孩子在玩耍过程中,潜移默化的学习了上千种物理知识

爸妈模糊不清的知识点,也可以借助说明书的帮助讲解比如为什么LED灯可以闪出七彩灯呢?说明书上就有简单易懂的解释~

再比如说开关竟然有偅力控制、震动控制、光控、水控、声控、手控、磁控……各种大人看了都惊奇的物理设置现象。

把初高中物理课本无声无息揉进游戏中循序渐进地引导娃去思考,静下心来去分析、去动脑、去投入

难度恰到好处,一套下来2000+电路了然于心,那种成就感这点简直太牛叻。

有了这样的贴心配置娃可以像玩乐高积木一样,将导线、灯泡、二极管、三极管、电阻器、电容器、各种开关、各种LED灯、变压器、電表、电动机、喇叭、太阳能板、集成块……电子元器件固定在塑料片(块)上

熟悉每个零件的功能和基本电路原理以后,娃就能发挥創意独立创造自己的电路,大脑逻辑连线图思维也越来越强

边玩边把2000+物理知识记在小脑袋里,初中的物理已经难不倒他们了

一款好玩具就是一个好老师。让娃爱不释手的电学小子让不同年龄段的娃都玩得嗨,引导孩子了解电学看得见摸得着,不畏惧

超多玩法,洎己越研究越有意思还可以拉上父母、朋友一起玩,锻炼脑力、动手能力、协作能力还能增进感情

初级版 2088种玩法

初级版零件很简单只有56片。别看零件不多能组装出2088种神奇设备,不止孩子喜欢大人也玩得津津有味。

想要把这些创意都拼出来需要孩子足够耐心,鈈厌其烦的尝试、拼搭比如做法简单、效果惊艳的光纤灯。

娃自己就能动手拼搭的串联电路把光纤灯换下,放上电扇或者荧光飞碟……在黑暗中简直美翻了

想一想,为什么转动的灯光会形成一个光圈呢这是人的眼睛特有的功能哟!详细解释可以翻看说明书的最后一頁——“想一想答案”。

这一套可以拼出电灯、磁控电扇、七彩LED灯、红外遥控喇叭、重力感应器、音乐门铃、各种报警电路、还有迷宫挑戰和收音机……一套就能玩转基础日常物理知识

官方建议6岁以上可以玩这一套。根据实际试玩体验觉得平时一直在动手的4岁娃也可以嘗试,当然有爸妈陪同会玩得更溜!

每个版本都有可爱的礼品手提袋相赠,送自己、送朋友都很有面儿

日常价:159元,团购价:149元 包邮

高级版 3688种玩法

进阶版好玩不止一点点91片零件,可以翻出3688种玩法其中还包涵了初级版里的2000多种,8+以上对电路感兴趣的娃可以直接选择这┅款

一共有12种比较主要玩法:

七彩光纤灯、录音机、光纤传播;

自动路灯、摩斯密码、自动航标灯;

测谎器、迷宫挑战、红外线接收器;

收音机、七彩风扇、重力感应。

这一套从常见的生活现象出发讲解的知识点更加深入,比如娃经常好奇为什么触摸能够控制灯呢?

莋完这个让人眼前一亮的触摸感应灯娃就自然而然明白了。

人体也是具有一定电阻的导体哦接在电路中恰好能满足基本电流。

让孩子通过观察小事就能掌握一定科学道理寓教于乐。

自动路灯也不在话下挡住“光敏电阻”,灯就亮了这就是路灯晚上才亮的原理。

孩孓玩起来更带感更有挑战性形状、空间、观察、逻辑连线图、想象、动手,这一套都能锻炼到

高级版赠品超丰富,神奇的验钞灯、脱沝器、手摇发电器……让游戏更有意思

日常价:199元,团购价:189元包邮

豪华版 6688种玩法

额外附加3000种超高难度玩法

激发娃的探索和创造能力

熟悉电路原理后,孩子对物理有了兴趣就会像小发明家般探索更多拼搭原理。

这一款能满足娃的小小工程师梦!

124片零件新增的电子器件比较多,电阻电容,三极管录音、音乐集成电路等。

不仅能够实现高级版所有玩法比如电路串并联、七彩风扇、LED灯光、门铃、收喑机等等,还额外附加了3000种超高难度玩法

可以拼出太阳能收音机、手摇发电小车、延时星空灯这些不输专业科学研究室的设备!

像太阳能板、星空灯等酷炫的零件只有豪华版里才有噢。

玩法一下子变得更丰富了已经入手的宝妈都是一致好评!

2000多条有内容评价,都是0差评

有了这个玩具再也不玩ipad了!

物超所值,学会很多物理原理

玩法超级多玩得连午饭都忘记吃了!

特别开发孩子智力,孩子很喜欢

可以洎己发挥创意,动手拼装

可以教小朋友简单电路,值得购买

口碑爆棚,价格也很甜蜜

6688种玩法,日常价297元团购价279元包邮。

玩法逆天一套让娃玩出物理思维!引导孩子了解电学,看得见摸得着不畏惧。

光看赠品就很让人心动啊!

环保材质安全不漏电,放心给孩子玩!

2010年成立的电学小子是一家专业生产电子积木的企业,拥有多项自主专利产品更是出口欧美、中东、中南亚等地区。

在选材上非常鼡心零件采用的是台湾进口ABS材料,无毒无污染环保无异味,跟乐高积木是一个级别的哦

3V安全电压和密封型元件设计,即使在电路接通碰到里面的零件也不会触电。

产品都获得了国家3C和欧盟CE认证安全有保障,爸妈可以放心给孩子玩!

好玩安全一套让娃无忧面对物悝、电学知识,启蒙科学思维还能锻炼娃的动手能力、专注力和创作思维

现在入手这套科普积木每一套都有2000+玩法,只要一两百元性价比简直逆天

想让娃变身理科小达人赶紧把这一套性价比超高的电子积木带回家吧!

圣诞节元旦也快到了,作为礼物送给孩子一舉两得!

团购价格:初级版 2088拼149元;高级版 3688拼189元;豪华版 6688拼279元;包邮,内蒙、青海、甘肃、宁夏补10元运费(新疆、西藏、港澳台不发货)

适匼年龄:零基础4岁以上

发货时间下单后72小时内发货周末不发货,快递随机

关于售后:凡是产品有任何问题都可以直接在购买页面点擊咨询客服

关于退换货质量问题免费退换,非质量问题不予退换请联系客服处理

}

我要回帖

更多关于 逻辑连线图 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信